[发明专利]一种通用信号处理平台在审
申请号: | 201810124496.1 | 申请日: | 2018-02-07 |
公开(公告)号: | CN108491157A | 公开(公告)日: | 2018-09-04 |
发明(设计)人: | 吕强;王淼;刘涛;张进武;郭中甲 | 申请(专利权)人: | 北京国电高科科技有限公司 |
主分类号: | G06F3/05 | 分类号: | G06F3/05;G06F13/38;G06F13/40;G06F13/42 |
代理公司: | 北京商专永信知识产权代理事务所(普通合伙) 11400 | 代理人: | 方挺;黄谦 |
地址: | 100094 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 子板 通用信号处理平台 中频输出接口 中频输入接口 带通滤波器 载板 现场可编程门阵列 雷达信号处理 软件无线电 中频放大器 安装槽位 宽带信号 扩展接口 前端采集 输出电路 射频带 采样 槽位 算法 测控 通信 | ||
1.一种通用信号处理平台,其包括CPCI载板(1)和CPCI计算机(2),所述CPCI载板(1)包括现场可编程门阵列(3)以及两个FMC安装槽位,所述两个FMC槽位上分别安装一中频FMC子板(4)以及一高速FMC子板(5),所述中频FMC子板(4)包括1路中频输出接口、2路中频输入接口以及带通滤波器以及中频放大器;所述高速FMC子板(5)包括4路720M中频输出接口、2路720M中频输入接口以及带通滤波器。
2.根据权利要求1所述的通用信号处理平台,其特征在于,在所述中频FMC子板(4)中,其中的模数转换器选用双通道的TI的16-bit的ADS42LB69,所述ADS42LB69最大采样频率为250MSPS输入满幅度为2.5Vpp;中频输出接口适用70M中频输出并通过使用数模转换器器件AD9788实现,能够将外部输入的时钟通过内部PLL倍频后作为工作时钟,所述AD9788是具有16Bit数据输入的数模转换器,内部能够进行2/4/8倍内插和滤波,具有多种工作模式。
3.根据权利要求1所述的通用信号处理平台,其特征在于,所述高速FMC子板(5)中的中频输入接口的输入扩跳信号带宽为102MHz,其采用中频正交解调器和模数转换器的结构来实现对输入回波信号的数字化,其中,中频正交解调器选择ADI公司的ADRF6850,其在内部集成了可小数分频的PLL和VCO,只需提供频率参考即可在内部产生本地混频载波,从外部输入差分载波,模数转换器芯片选择ADI公司的AD9691,其是双通道、14位、1.25GSPS模数转换器,其内置片内缓冲器和采样保持电路,内核采用多级、差分流水线架构,并集成了输出纠错逻辑,所述AD9691支持通过SPI接口对其进行参数配置,包括可编程增益、采样偏置、采样偏移等,SPI配置管脚与现场可编程门阵列(3)相连,由现场可编程门阵列(3)对其进行工作参数配置管理和状态监测。
4.根据权利要求3所述的通用信号处理平台,其特征在于,所述高速FMC子板(5)中的中频输出端口采用中频正交解调器和模数转换器的结构,低中频数模转换器输出芯片选择采用ADI公司的AD9144,其是四通道、16位、高动态范围数模转换器,提供2.8GSPS最高采样速率,支持输入数据速率超过1GSPS,具有低杂散与失真设计,支持双DAC模式、多芯片同步、固定延迟、数据发生器延迟补偿,内置锁相环时钟倍频器和数字反sinc滤波器,还提供SPI接口,允许对内部参数进行编程和回读,其中,SPI配置管脚与现场可编程门阵列(3)的XC6SLX100相连,由现场可编程门阵列(3)对其进行工作参数配置管理和状态监测;与AD9144配套的正交调制器选择ADI公司的ADRF6720-27,其在内部集成了可小数分频的PLL和VCO。
5.根据权利要求1所述的通用信号处理平台,其特征在于,所述CPCI载板(1)还包括4路低速DA输出接口(6)、一数字信号处理模块(7)、一复杂可编程逻辑器件(8)、一同步动态随机存储器(9)以及时钟管理芯片(10),其中,所述复杂可编程逻辑器件(8)用于对所述现场可编程门阵列(3)和所述数字信号处理模块(7)的在线配置、载板上工作时钟配置以及将外置同步所述动态随机存储器(9)连接到所述数字信号处理模块(7)的EMIF口上,其中,所述EMIF接口能够实现所述数字信号处理模块(7)与不同类型存储器的连接,所述现场可编程门阵列(3)也连接到所述数字信号处理模块(7)的所述EMIF口,使得所述数字信号处理模块(7)能够访问所述现场可编程门阵列(3)的内部资源。
6.根据权利要求5所述的通用信号处理平台,其特征在于,还包括结构相同的LVTTL输入输出接口32路、16路结构相同的LVDS输入输出接口、1路外部10M时钟输入和1路10M时钟输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京国电高科科技有限公司,未经北京国电高科科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810124496.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:指纹导航方法及装置
- 下一篇:一种基于施密特算法的扩展应用方法及温度检测方法