[发明专利]功能电路致能方法及应用其的芯片在审
申请号: | 201810145704.6 | 申请日: | 2018-02-12 |
公开(公告)号: | CN108875413A | 公开(公告)日: | 2018-11-23 |
发明(设计)人: | 吴家彻;罗伯特约翰·斯麦特 | 申请(专利权)人: | 晨星半导体股份有限公司 |
主分类号: | G06F21/71 | 分类号: | G06F21/71;H04L9/06;H04L9/30 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 骆希聪 |
地址: | 中国台湾新竹县*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 致能 功能电路 芯片 密钥 运算 非对称 解密 比对 预设 应用 | ||
1.一种功能电路致能方法,适用于一芯片,该芯片包含一功能电路,该功能电路致能方法包括:
接收一致能码(enabling code);
依据一非对称运算的一第一密钥,对该致能码进行运算,以产生一解密后致能码(decrypted enabling code);
将该解密后致能码与一预设致能码比对,以产生一致能信号来致能该功能电路;
其中,与该非对称运算的该第一密钥对应的一第二密钥不存在于该芯片内。
2.如权利要求1所述的功能电路致能方法,其特征在于,该预设致能码不存在于该芯片内。
3.如权利要求1所述的功能电路致能方法,其特征在于,将该解密后致能码与该预设致能码比对,以产生该致能信号来致能该功能电路的步骤包括:
于该解密后致能码与该预设致能码一致时,输出该致能信号。
4.如权利要求1所述的功能电路致能方法,其特征在于,将该解密后致能码与该预设致能码比对,以产生该致能信号来致能该功能电路的步骤包括:
于该解密后致能码与该预设致能码不一致时,输出一禁能信号。
5.如权利要求1所述的功能电路致能方法,更包括:
依据一识别码,产生该预设致能码。
6.一种芯片,包括:
一功能电路;
一非对称运算单元,用以依据一非对称运算的一第一密钥,对一致能码(enablingcode)进行运算,以产生一解密后致能码(decrypted enabling code);以及
一比对单元,用以将该解密后致能码与一预设致能码比对,以产生一致能信号来致能该功能电路;
其中,与该非对称运算的该第一密钥对应的一第二密钥不存在于该芯片内。
7.如权利要求6所述的芯片,其特征在于,该预设致能码不存在于该芯片内。
8.如权利要求6所述的芯片,其特征在于,该控制单元于该解密后致能码与该预设致能码一致时,输出该致能信号。
9.如权利要求6所述的芯片,其特征在于,该控制单元于该解密后致能码与该预设致能码不一致时,输出一禁能信号。
10.如权利要求6所述的芯片,更包括:
一编码单元,用以依据一识别码,产生该预设致能码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于晨星半导体股份有限公司,未经晨星半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810145704.6/1.html,转载请声明来源钻瓜专利网。