[发明专利]高速暂态量保护的采样数据存储方法及系统有效
申请号: | 201810184823.2 | 申请日: | 2018-03-07 |
公开(公告)号: | CN108762662B | 公开(公告)日: | 2021-10-22 |
发明(设计)人: | 陈安伟;胡列翔;韩志军;陆承宇;裘愉涛;李旭;王松;李宝伟;戚宣威;倪传坤;吴佳毅;汪冬辉;孙文文;阮黎翔;丁峰;陈明;牟涛;李文正;董新涛 | 申请(专利权)人: | 国网浙江省电力有限公司电力科学研究院;国家电网公司;许继集团有限公司;许继电气股份有限公司;许昌许继软件技术有限公司 |
主分类号: | G06F3/05 | 分类号: | G06F3/05 |
代理公司: | 浙江翔隆专利事务所(普通合伙) 33206 | 代理人: | 张建青 |
地址: | 310014 浙江*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 暂态量 保护 采样 数据 存储 方法 系统 | ||
1.高速暂态量保护的采样数据存储方法,其特征在于,包括如下步骤:
步骤一,暂态量保护装置正常运行时,FPGA控制AD高速采样,并记录各个采样数据的采样时刻;
步骤二,FPGA对高速采样数据按照4kHz进行抽点缓存,同时存储采样数据的时标信息;
步骤三,FPGA判别低速采样缓冲区数据是否启动,如果启动,再根据启动点的时标信息寻址高速采样的数据,查找到数据后,将启动前3ms和启动后2ms对应的高速采样数据发送给保护CPU;
步骤四,保护CPU开辟多个计算缓冲区分别存储FPGA发送的故障数据,用于故障计算。
2.根据权利要求1所述的高速暂态量保护的采样数据存储方法,其特征在于,步骤一中,采样频率为1.2MHz。
3.根据权利要求1或2所述的高速暂态量保护的采样数据存储方法,其特征在于,步骤二中,FPGA内部设置两个循环缓冲区,一个用于存放高速采样数据,一个用于存放抽点后的采样数据。
4.高速暂态量保护的采样数据存储系统,其特征在于,包括:
数据采样时刻记录单元:暂态量保护装置正常运行时,FPGA控制AD高速采样,并记录各个采样数据的采样时刻;
采样数据时标信息存储单元:FPGA对高速采样数据按照4kHz进行抽点缓存,同时存储采样数据的时标信息;
低速采样缓冲区数据启动判别单元:FPGA判别低速采样缓冲区数据是否启动;
高速采样数据发送单元:如果低速采样缓冲区数据启动,再根据启动点的时标信息寻址高速采样的数据,查找到数据后,将启动前3ms和启动后2ms对应的高速采样数据发送给保护CPU;
故障数据存储单元:保护CPU开辟多个计算缓冲区分别存储FPGA发送的故障数据,用于故障计算。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国网浙江省电力有限公司电力科学研究院;国家电网公司;许继集团有限公司;许继电气股份有限公司;许昌许继软件技术有限公司,未经国网浙江省电力有限公司电力科学研究院;国家电网公司;许继集团有限公司;许继电气股份有限公司;许昌许继软件技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810184823.2/1.html,转载请声明来源钻瓜专利网。