[发明专利]一种利用电压差匹配等效电阻的M-phy驱动电路有效
申请号: | 201810239792.6 | 申请日: | 2018-03-22 |
公开(公告)号: | CN108563599B | 公开(公告)日: | 2020-06-16 |
发明(设计)人: | 张薇薇;周振宇;徐军 | 申请(专利权)人: | 深圳忆联信息系统有限公司 |
主分类号: | G06F13/40 | 分类号: | G06F13/40;G06F13/42 |
代理公司: | 广东广和律师事务所 44298 | 代理人: | 董红海 |
地址: | 518057 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 利用 电压 匹配 等效 电阻 phy 驱动 电路 | ||
1.一种利用电压差匹配等效电阻的M-phy驱动电路,其特征在于包括m个前驱动电路和n个后驱动电路,所述后驱动电路由均衡NMOS管MC1、MC2、MC3和MC4构成,MC1和MC3的漏端与驱动供电DRV_AVDD相连接,MC1的源端与MC2的漏端相连,MC3的源端与MC4的漏端相连,MC2和MC4的源端接地,MC1的栅端接数据信号txp_pre_1,MC4的栅端接数据信号txp_pre_2,MC3的栅端接数据信号txn_pre_1,MC2的栅端接数据信号txn_pre_2;所述前驱动电路由MA1、MB1、MA2、MB2、MA3、MB3、MA4、MB4、MA5和MB5构成,其中:MA1、MA3、MA5、MB1、MB3、MB5为PMOS管,其中MA2、MA4、MB2、MB4为NMOS管;MA1、MA3的源端接电源,MA2、MA4的源端接地;MA1漏端和MA2的漏端相连,MA3漏端与MA5源端相连txp_pre_1,MA5漏端和MA4漏端相连txp_pre_2;MA5的栅端接地,MA3和MA4的栅端和MA1和MA2的漏端相连,MA1和MA2的栅端接信号data_m;MB1、MB3的源端接电源,MB2、MB4的源端接地;MB1漏端和MB2的漏端相连,MB3漏端与MB5源端相连txn_pre_1,MB5漏端和MB4漏端相连txn_pre_2;MB5的栅端接地,MB3和MB4的栅端和MB1和MB2的漏端相连,MB1和MB2的栅端接信号data_n。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳忆联信息系统有限公司,未经深圳忆联信息系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810239792.6/1.html,转载请声明来源钻瓜专利网。