[发明专利]专用集成电路芯片的布局结构及方法在审
申请号: | 201810310353.X | 申请日: | 2018-04-09 |
公开(公告)号: | CN108446518A | 公开(公告)日: | 2018-08-24 |
发明(设计)人: | 詹克团;杨存永;孙国臣 | 申请(专利权)人: | 北京比特大陆科技有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 100029 北京*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 专用集成电路芯片 布局结构 逻辑单元 内核区域 芯片 输入输出区域 芯片逻辑 运算能力 运算数据 左右对称 单元块 狭长形 多行 运算 传递 | ||
1.一种专用集成电路芯片的布局结构,其特征在于,包括计算内核区域和输入输出区域,所述计算内核区域包括多个逻辑单元块组成的阵列,所述多个逻辑单元块组成的阵列包括左右对称的两列,每列设置多行,每行布置一个逻辑单元块,其中逻辑单元块呈狭长形的结构。
2.根据权利要求1所述的专用集成电路芯片的布局结构,其特征在于,所述逻辑单元块包括第一运算单元和第二运算单元,所述第一运算单元用于执行第一次运算,所述第二运算单元用于执行第二次运算。
3.根据权利要求2所述的专用集成电路芯片的布局结构,其特征在于,所述第一运算单元连接至所述第二运算单元,其中所述第一运算单元执行第一次运算的结果用于所述第二运算单元执行第二次运算。
4.根据权利要求3所述的专用集成电路芯片的布局结构,其特征在于,所述第一运算单元和第二运算单元分别包括M级流水线运算单元,所述M级流水线运算单元采用首尾相连的狭长形排列,且第二运算单元的第1级流水线运算单元与第一运算单元的第M级流水线运算单元首尾相连,M为大于1的整数。
5.根据权利要求4所述的专用集成电路芯片的布局结构,其特征在于,所述M级流水线运算单元分别包括运算模块和存储模块,所述运算模块用于执行各级流水线运算,所述存储模块用于保存各级运算结果。
6.根据权利要求5所述的专用集成电路芯片的布局结构,其特征在于,所述M级流水线运算单元中下级流水线运算单元的运算模块与上级流水线运算单元的存储模块相连接。
7.根据权利要求6所述的专用集成电路芯片的布局结构,其特征在于,所述第一运算单元和第二运算单元用于执行SHA-256运算。
8.根据权利要求7所述的专用集成电路芯片的布局结构,其特征在于,所述M级流水线运算单元包括64级流水线运算单元。
9.根据权利要求1-8任一项所述的专用集成电路芯片的布局结构,其特征在于,所述输入输出区域包括分别布置在所述专用集成电路芯片相对的两个边缘的第一输入输出区域和第二输入输出区域。
10.根据权利要求9所述的专用集成电路芯片的布局结构,其特征在于,所述第一输入输出区域和第二输入输出区域分别包括一个或多个输入输出单元。
11.根据权利要求10所述的专用集成电路芯片的布局结构,其特征在于,所述逻辑单元块接收所述输入输出单元发送的运算数据,执行加密运算,并向所述输入输出单元输出运算结果。
12.根据权利要求9所述的专用集成电路芯片的布局结构,其特征在于,所述计算内核区域位于所述第一输入输出区域和第二输入输出区域之间的中间区域。
13.根据权利要求10所述的专用集成电路芯片的布局结构,其特征在于,所述输入输出区域还包括控制单元、锁相回路单元以及线性稳压单元。
14.根据权利要求9所述的专用集成电路芯片的布局结构,其特征在于,所述布局结构还包括对所述第一输入输出区域和第二输入输出区域分别供电的独立的供电电路或中间位置。
15.根据权利要求14所述的专用集成电路芯片的布局结构,其特征在于,所述供电电路或中间位置用于在芯片输入输出的电源供电端与所述第一输入输出区域和第二输入输出区域之间以星状连接方式供电。
16.一种计算机,其特征在于,包含权利要求1-15任一项所述的专用集成电路芯片的布局结构。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京比特大陆科技有限公司,未经北京比特大陆科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810310353.X/1.html,转载请声明来源钻瓜专利网。