[发明专利]具有相同的指令集架构(ISA)的非对称性能多核架构有效
申请号: | 201810311226.1 | 申请日: | 2012-12-06 |
公开(公告)号: | CN108763129B | 公开(公告)日: | 2021-12-07 |
发明(设计)人: | G·瓦格斯;S·S·加哈吉达;D·T·马尔 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F1/3206 | 分类号: | G06F1/3206;G06F1/3293;G06F13/40;G06F9/50 |
代理公司: | 北京世峰知识产权代理有限公司 11713 | 代理人: | 卓霖;许向彤 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 相同 指令 架构 isa 对称 性能 多核 | ||
1.一种多核处理器,包括:
支持相同指令集的第一多个核和第二多个核,其中,对于所施加的相同工作频率和供电电压,所述第二多个核比所述第一多个核消耗更少的功率;以及
功率管理硬件,用于自所述第一多个核和所述第二多个核被启用的状态开始,对于需求下降至阈值的情况停用所述第一多个核中的所有核,而并不停用所述第二多个核中的任一个核,其中,操作系统用于监视对于所述多核处理器的需求并基于所述需求控制所述功率管理硬件。
2.如权利要求1所述的多核处理器,其特征在于,所述第二多个核包括数个逻辑门,该数个逻辑门具有相比于所述第一多个核的对应数个逻辑门而言更窄的逻辑门驱动晶体管。
3.如权利要求1所述的多核处理器,其特征在于,所述第二多个核包括数个逻辑门,该数个逻辑门相比于所述第一多个核的对应数个逻辑门而言消耗更少的功率。
4.如权利要求1所述的多核处理器,其特征在于,所述第二多个核各自具有相比于所述第一多个核的最大工作频率而言更低的最大工作频率。
5.如权利要求1所述的多核处理器,其特征在于,所述功率管理硬件用于,针对需求的每次至下一更低阈值的持续下降,停用所述第二多个核中的附加核,直到所述第二多个核中有一个核是维持启用的,并且,伴随着需求下降到下一更低阈值,降低所述第二多个核中的所述一个核的工作频率或供电电压。
6.如权利要求5所述的多核处理器,其特征在于,所述功率管理硬件用于响应于更高的需求而提升所述一个核的供电电压或工作频率。
7.如权利要求1所述的多核处理器,其特征在于,所述第一多个核在所述状态中处于最大工作频率。
8.如权利要求1-7中任一项所述的多核处理器,其特征在于,所述功率管理硬件用于,针对需求增长至所述阈值以上,启用所述第一多个核中的所有核,而不停用所述第二多个核中的任一个核,其中,操作系统用于监视对于所述多核处理器的需求并基于所述需求控制所述功率管理硬件。
9.一种方法,包括:
操作多核处理器,从而使得第一多个核和第二多个核执行相同指令集,其中,对于所施加的相同工作频率和供电电压,所述第二多个核比所述第一多个核消耗更少的功率;以及
采用功率管理硬件,自所述第一多个核和所述第二多个核被启用的状态开始,对于需求下降至阈值的情况停用所述第一多个核中的所有核,而并不停用所述第二多个核中的任一个核,其中,在所述多核处理器上执行的操作系统监视对于所述多核处理器的需求并基于所述需求控制所述功率管理硬件。
10.如权利要求9所述的方法,其特征在于,所述第二多个核的操作包括:驱动数个逻辑门,该数个逻辑门具有相比于所述第一多个核的对应数个逻辑门而言更窄的逻辑门驱动晶体管。
11.如权利要求9所述的方法,其特征在于,所述第二多个核的操作包括:驱动数个逻辑门,该数个逻辑门相比于所述第一多个核的对应数个逻辑门而言消耗更少的功率。
12.如权利要求9所述的方法,其特征在于,所述操作包括:以最大工作频率操作所述第二多个核,该最大工作频率比所述第一多个核的最大工作频率低。
13.如权利要求9所述的方法,其特征在于,还包括:采用所述功率管理硬件,针对需求的每次至下一更低阈值的持续下降,停用所述第二多个核中的附加核,直到所述第二多个核中有一个核是维持启用的,并且,伴随着需求下降到下一更低阈值,降低所述第二多个核中的所述一个核的工作频率或供电电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810311226.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:处理外设信号的方法、中转设备及车载系统
- 下一篇:具有链接重置功能的系统