[发明专利]一种移位寄存器及其驱动方法、栅极驱动电路、显示装置有效
申请号: | 201810345260.0 | 申请日: | 2018-04-17 |
公开(公告)号: | CN108538335B | 公开(公告)日: | 2020-02-11 |
发明(设计)人: | 陈鹏;王梓轩 | 申请(专利权)人: | 京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司 |
主分类号: | G11C19/28 | 分类号: | G11C19/28;G09G3/3266;G09G3/36 |
代理公司: | 11262 北京安信方达知识产权代理有限公司 | 代理人: | 张京波;曲鹏 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 输出端 移位寄存器 上拉 栅极驱动电路 输出子电路 输入子电路 显示装置 信号输入 移位寄存器输出 栅极驱动信号 工作稳定性 时钟信号端 输出端连接 信号输入端 驱动 电压信号 节点连接 节点提供 时钟信号 输出级联 输出信号 显示面板 显示效果 晶体管 功耗 减小 | ||
1.一种移位寄存器,其特征在于,包括:输入子电路和输出子电路;
所述输入子电路,与信号输入端和上拉节点连接,用于在信号输入端的控制下,向上拉节点提供信号输入端的信号;
所述输出子电路,与上拉节点、时钟信号端、第一输出端和第二输出端连接,用于在上拉节点的电压信号的控制下,向第一输出端和第二输出端提供时钟信号端的信号;
所述第一输出端和所述第二输出端的信号相同。
2.根据权利要求1所述的移位寄存器,其特征在于,还包括:复位子电路和降噪子电路;
所述降噪子电路,与上拉节点、第一电源端、第一输出端、第二输出端和第二电源端连接,用于在第一电源端的控制下,向上拉节点、第一输出端和第二输出端提供第二电源端的信号;
所述复位子电路,与上拉节点、复位信号端、第二电源端和第二输出端连接,用于在复位信号端的控制下,向上拉节点和第二输出端提供第二电源端的信号。
3.根据权利要求1所述的移位寄存器,其特征在于,所述输入子电路包括:第一晶体管;
所述第一晶体管的控制极和第一极与信号输入端连接,第二极与上拉节点连接。
4.根据权利要求1所述的移位寄存器,其特征在于,所述输出子电路包括:第二晶体管、第三晶体管和电容;
所述第二晶体管的控制极与上拉节点连接,第一极与时钟信号端连接,第二极与第一输出端连接;
所述第三晶体管的控制极与上拉节点连接,第一极与时钟信号端连接,第二极与第二输出端连接;
所述电容的第一端与上拉节点连接,第二端与第一输出端连接。
5.根据权利要求2所述的移位寄存器,其特征在于,所述复位子电路包括:第四晶体管和第五晶体管;
所述第四晶体管的控制极与复位信号端连接,第一极与上拉节点连接,第二极与第二电源端连接;
所述第五晶体管的控制极与复位信号端连接,第一极与第二输出端连接,第二极与第二电源端连接。
6.根据权利要求2所述的移位寄存器,其特征在于,所述降噪子电路包括:第六晶体管、第七晶体管、第八晶体管、第九晶体管和第十晶体管;
所述第六晶体管的控制极和第一极与第一电源端连接,第二极与下拉节点连接;
所述第七晶体管的控制极与下拉节点连接,第一极与上拉节点连接,第二极与第二电源端连接;
所述第八晶体管的控制极与上拉节点连接,第一极与下拉节点连接,第二极与第二电源端连接;
所述第九晶体管的控制极与下拉节点连接,第一极与第一输出端连接,第二极与第二电源端连接;
所述第十晶体管的控制极与下拉节点连接,第一极与第二输出端连接,第二极与第二电源端连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司,未经京东方科技集团股份有限公司;合肥鑫晟光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810345260.0/1.html,转载请声明来源钻瓜专利网。