[发明专利]极性码的速率匹配方法及设备有效
申请号: | 201810349042.4 | 申请日: | 2017-03-24 |
公开(公告)号: | CN108683477B | 公开(公告)日: | 2019-10-22 |
发明(设计)人: | 徐晨;张公正;李榕;张华滋;黄凌晨 | 申请(专利权)人: | 华为技术有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 速率匹配方式 读取 比特存储 极化编码 速率匹配 循环缓存 极性码 输出序列 复杂度 正整数 母码 申请 | ||
1.一种极性码的速率匹配方法,其特征在于,包括:
根据母码长度N和速率匹配方式进行极化编码,得到极化编码后的编码比特,所述速率匹配方式为第一速率匹配方式以及第二速率匹配方式中的一个,所述N为正整数;
对所述极化编码后的编码比特进行交织,获得交织后的编码比特;
将所述交织后的编码比特按照交织后的比特顺序存储至循环缓存中;
从所述循环缓存中按照所述速率匹配方式对应的比特读取的起点位置开始顺序读取M个比特作为输出序列;其中,所述M为目标码长,所述第一速率匹配方式与所述第二速率匹配方式对应的比特读取的起点位置不同;当所述第一速率匹配方式为打孔,则所述打孔对应的比特读取的起点位置为所述循环缓存中交织后的编码比特的第(N-M+1)位,所述M个比特为从所述循环缓存中交织后的编码比特的第(N-M+1)位到第N位;当所述第二速率匹配方式为缩短,则所述缩短对应的比特读取的起点位置为所述循环缓存中交织后的编码比特的首位。
2.根据权利要求1所述的方法,其特征在于,
所述第一速率匹配方式对应的目标码长M小于所述母码长度N;
所述第二速率匹配方式对应的目标码长M小于所述母码长度N。
3.根据权利要求1所述的方法,其特征在于,所述方法还包括:
当所述第二速率匹配方式为所述缩短,确定极化信道上缩短对应的比特位置;
从余下的极化信道中根据可靠度确定信息比特的位置和冻结比特的位置。
4.根据权利要求3所述的方法,其特征在有,所述方法还包括:
将所述缩短对应的比特位置放置冻结比特,所述冻结比特被设置为0。
5.一种极性码的速率匹配设备,其特征在于,包括:
编码模块,用于根据母码长度N和速率匹配方式进行极化编码,得到极化编码后的编码比特,所述速率匹配方式为第一速率匹配方式以及第二速率匹配方式中的一个,所述N为正整数;
存储模块,用于对所述极化编码后的编码比特进行交织,获得交织后的编码比特;将所述交织后的编码比特按照交织后的比特顺序存储至循环缓存中;
读取模块,用于从所述循环缓存中按照所述速率匹配方式对应的比特读取的起点位置开始顺序读取M个比特作为输出序列;其中,所述M为目标码长,所述第一速率匹配方式与所述第二速率匹配方式对应的比特读取的起点位置不同;当所述第一速率匹配方式为打孔,则所述打孔对应的比特读取的起点位置为所述循环缓存中交织后的编码比特的第(N-M+1)位,所述M个比特为从所述循环缓存中交织后的编码比特的第(N-M+1)位到第N位;当所述第二速率匹配方式为缩短,则所述缩短对应的比特读取的起点位置为所述循环缓存中交织后的编码比特的首位。
6.根据权利要求5所述的设备,其特征在于,
所述第一速率匹配方式对应的目标码长M小于所述母码长度N;
所述第二速率匹配方式对应的目标码长M小于所述母码长度N。
7.根据权利要求5所述的设备,其特征在于,所述设备还包括:
当所述第二速率匹配方式为所述缩短,确定极化信道上缩短对应的比特位置的模块;
从余下的极化信道中根据可靠度确定信息比特的位置和冻结比特的位置的模块。
8.根据权利要求7所述的设备,其特征在于,所述确定的缩短对应的比特位置被放置冻结比特,所述冻结比特被设置为0。
9.一种极性码的速率匹配设备,其特征在于,包括:
存储器,用于存储程序;
处理器,用于执行所述存储器存储的所述程序,当所述程序被执行时,所述处理器用于执行如权利要求1至4中任一所述的方法。
10.一种计算机可读存储介质,包括指令,当其在计算机上运行时,使得计算机执行如权利要求1至4中任一所述的方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810349042.4/1.html,转载请声明来源钻瓜专利网。