[发明专利]访问帧缓存器的方法、处理访问单元的方法及装置有效
申请号: | 201810373709.4 | 申请日: | 2018-04-24 |
公开(公告)号: | CN108833922B | 公开(公告)日: | 2020-12-18 |
发明(设计)人: | 赵屏;林亭安;吴东兴;杨恭存;陈菀瑜;邱创祺;王柄曜;吴炜根;钟炘澔;王智鸣;周汉良;李忠宪;张永昌;朱启诚 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | H04N19/423 | 分类号: | H04N19/423 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 何青瓦 |
地址: | 中国台湾新竹市*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 访问 缓存 方法 处理 单元 装置 | ||
本发明提供了一种处理访问单元的方法,其根据各自已压缩访问单元的压缩率和/或位置。本方法可以包括:接收对应于自图像或者视频帧分割的原始访问单元序列且对应于帧缓存器中的存储器空间序列的已压缩访问单元序列;基于已压缩访问单元序列的压缩率和/或位置,确定包括至少两个连续的已压缩访问单元的合并访问单元。相比于将至少两个连续的已压缩访问单元存储在存储器空间序列中的多个相应存储器空间中,合并访问单元以在至少两个连续的已压缩访问单元之间具有减少间隙的方式存储在帧缓存器中。本发明还提供了访问帧缓存器的方法及相关装置。本发明降低了存储器带宽,且降低了存储器系统成本。
本申请要求如下申请的优先权:在2017年04月25日提出名称为“Memory AccessEfficiency Optimization for Frame Buffer Compression”的第62/489,588号的美国临时专利申请和在2017年10月17日提出名称为“Frame Buffer Compression with DynamicUnit Size”的第15/786,240号的美国专利申请,其整体以引用方式并入本文中。
技术领域
本发明的所公开实施例涉及帧处理技术,且更具体而言,涉及一种访问帧缓存器的方法、处理访问单元的方法及装置。
背景技术
此处提供的背景技术描述用作一般展现本发明的内容的目的。目前署名发明人的工作内容,既包含在本背景技术部分中所描述的工作的内容,也包含在申请时未被认为是现有技术的说明书的各方面,这些既不明确也不暗示地被承认是本发明的现有技术。
多媒体应用,例如视频编码和解码,在视频处理核与帧存储器之间需要大量的数据传输。例如,视频编解码器可以采用数据传输密集型编解码工具,例如双向预测、交错视频和多个参考帧,其将大量数据引用引入到帧存储器。在某些多媒体应用中,存储器带宽需求可以是处于5Gb/s到30Gb/s的范围内。高存储器带宽需求导致昂贵的存储器系统以及高功率消耗,因此应减小存储器带宽。
发明内容
有鉴于此,本发明提供了一种访问帧缓存器的方法、处理访问单元的方法及装置,以有效地降低存储器带宽,降低存储器系统成本。
本发明的方面提供一种处理访问单元的方法,其根据各自已压缩访问单元的压缩率和/或位置。因此,用比单独存储并读取各自的已压缩访问单元更高的存储器访问效率,存储在帧缓存器中的得到的合并访问单元可以后续被访问。本方法可以包括:接收对应于自图像或者视频帧分割的原始访问单元序列且对应于帧缓存器中的存储器空间序列的已压缩访问单元序列;基于已压缩访问单元序列的压缩率和/或位置,确定包括至少两个连续的已压缩访问单元的合并访问单元。相比于将至少两个连续的已压缩访问单元存储在存储器空间序列中的多个相应存储器空间中,合并访问单元以存储在帧缓存器中,在至少两个连续的已压缩访问单元之间具有减少间隙的方式存储在帧缓存器中;其中基于所述已压缩访问单元序列的压缩率和/或位置,确定包括至少两个连续的已压缩访问单元的合并访问单元的步骤进一步包含,基于方块或者所述图像或所述视频帧的分界线,确定包括至少两个连续的已压缩访问单元的合并访问单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810373709.4/2.html,转载请声明来源钻瓜专利网。