[发明专利]显示设备及其驱动电路有效
申请号: | 201810385349.X | 申请日: | 2018-04-26 |
公开(公告)号: | CN108806624B | 公开(公告)日: | 2021-08-06 |
发明(设计)人: | 廖敏男 | 申请(专利权)人: | 矽创电子股份有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京中原华和知识产权代理有限责任公司 11019 | 代理人: | 寿宁;张华辉 |
地址: | 中国台湾新竹县*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示 设备 及其 驱动 电路 | ||
1.一种显示设备,其特征在于,其包含:
一显示面板;
一源极驱动电路,设有多个驱动单元,该些驱动单元耦接该显示面板并分别输出一驱动讯号至该显示面板;及
一致能电路,耦接该些驱动单元,且于不同时间分别致能该些驱动单元的至少一驱动单元而输出该驱动讯号;
其中,该些驱动单元分成多个驱动群组,该致能电路包含:
一第一延迟电路,接收一致能讯号并耦接该每一驱动群组的至少一驱动单元,于一第一延迟时间后输出该致能讯号至该第一延迟电路所耦接的该每一驱动群组的该至少一驱动单元,而致能该第一延迟电路所耦接的该每一驱动群组的该至少一驱动单元;及
一第二延迟电路,耦接该第一延迟电路与该每一驱动群组的至少一驱动单元,接收该第一延迟电路所输出的该致能讯号,于一第二延迟时间后输出所接收的该致能讯号至该第二延迟电路所耦接的该每一驱动群组的该至少一驱动单元,而致能该第二延迟电路所耦接的该每一驱动群组的该至少一驱动单元。
2.如权利要求1所述的显示设备,其特征在于,其中,该致能电路于该些驱动单元输出该些驱动讯号至该显示面板后,该致能电路于不同时间分别停止致能该些驱动单元的该至少一驱动单元。
3.如权利要求1所述的显示设备,其特征在于,其包含:
多个数字模拟转换电路,分别耦接该些驱动单元,并分别接收一输入像素数据而分别输出一像素讯号至该些驱动单元。
4.如权利要求1所述的显示设备,其特征在于,其包含:
一闸极驱动电路,输出多个闸极讯号而分别扫描该显示面板的多个闸极线,该致能电路于一致能期间分时致能该些驱动单元。
5.如权利要求4所述的显示设备,其特征在于,其中,该致能期间始于开始扫描该每一闸极线,且该致能期间为该闸极讯号的一扫描周期的1/10至2/10周期。
6.如权利要求1所述的显示设备,其特征在于,其包含:
一闸极驱动电路,输出多个闸极讯号而分别扫描该显示面板的多个闸极线,于扫描每一该闸极线后,该致能电路于不同时间分别停止致能该些驱动单元的该至少一驱动单元。
7.如权利要求1所述的显示设备,其特征在于,其包含:
一电源电路,耦接该些驱动单元,并产生一供应电源而提供至该些驱动单元。
8.如权利要求1所述的显示设备,其特征在于,其包含:
多个电源电路,耦接该些驱动单元,并产生多个供应电源而提供至该些驱动单元。
9.一种显示设备的驱动电路,其特征在于,其包含:
一源极驱动电路,设有多个驱动单元,该些驱动单元耦接一显示面板并分别输出一驱动讯号至该显示面板;及
一致能电路,耦接该些驱动单元,且于不同时间分别致能该些驱动单元的至少一驱动单元而输出该驱动讯号;
其中,该些驱动单元分成多个驱动群组,该致能电路包含:
一第一延迟电路,接收一致能讯号并耦接该每一驱动群组的至少一驱动单元,于一第一延迟时间后输出该致能讯号至该第一延迟电路所耦接的该每一驱动群组的该至少一驱动单元,而致能该第一延迟电路所耦接的该每一驱动群组的该至少一驱动单元;及
一第二延迟电路,耦接该第一延迟电路与该每一驱动群组的至少一驱动单元,接收该第一延迟电路所输出的该致能讯号,于一第二延迟时间后输出所接收的该致能讯号至该第二延迟电路所耦接的该每一驱动群组的该至少一驱动单元,而致能该第二延迟电路所耦接的该每一驱动群组的该至少一驱动单元。
10.如权利要求9所述的驱动电路,其特征在于,其中,该致能电路于该些驱动单元输出该些驱动讯号至该显示面板后,该致能电路于不同时间分别停止致能该些驱动单元的该至少一驱动单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于矽创电子股份有限公司,未经矽创电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810385349.X/1.html,转载请声明来源钻瓜专利网。