[发明专利]一种亚阈值组合逻辑电路的优化方法及装置有效
申请号: | 201810410993.8 | 申请日: | 2018-05-02 |
公开(公告)号: | CN110442885B | 公开(公告)日: | 2023-04-07 |
发明(设计)人: | 吴玉平;陈岚;孙旭 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | G06F30/337 | 分类号: | G06F30/337;G06F111/04 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 党丽;王宝筠 |
地址: | 100029 北京市朝阳*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 阈值 组合 逻辑电路 优化 方法 装置 | ||
1.一种亚阈值组合逻辑电路的优化方法,其特征在于,包括:
确定亚阈值组合逻辑电路的输入信号集合;
从所述输入信号集合中选择具有不同输出信号的输入信号作为输入信号转变组合,根据所述输入信号转变下所述电路中器件栅极电压的变化,在所述电路中确定当以所述输入信号组合中的输入进行所述电路的输入转变时,影响电路输入-输出延时的器件,以所述影响电路输入-输出延时的器件为约束条件,进行所述电路器件尺寸的优化,所述输入信号组合包括第一输入信号和第二输入信号,所述输入转变为由所述第一输入信号转变为所述第二输入信号;
将优化范围限定为所述影响电路输入-输出延时的器件,进行所述电路的优化,以使得所述输入转变下的延迟时间满足预设条件;
所述根据所述电路中器件栅极电压的变化,在所述电路中确定当进行所述输入转变时,影响电路输入-输出延时的器件,包括:
以所述输入信号集合中的各输入信号作为所述电路的输入,通过器件的栅极电压,确定所述电路中器件处于导通状态的直流通路,所述直流通路包括电源至输出端的通路以及输出端至接地端的通路;
确定变化直流通路,所述变化直流通路为所述输入信号组合中所述第二输入信号的直流通路不同于所述第一输入信号的直流通路,以所述变化直流通路中的器件作为影响电路输入-输出延时的器件;
或,
以所述输入信号集合中的各输入信号作为所述电路的输入,通过电路仿真,分别获得所述电路中各节点的电压;
比较所述输入信号组合中所述第二输入信号和所述第一输入信号在相同节点处的电压,根据电压信号的变化趋势确定影响电路输入-输出延时的器件。
2.根据权利要求1所述的方法,其特征在于,所述从所述输入信号集合中选择具有不同输出信号的输入信号作为输入信号组合,包括:
依次获得所述输入信号集合中各输入信号对应的输出信号;
根据所述输出信号,分别将具有不同输出信号的两组输入信号作为一个输入信号组合或两个输入信号组合。
3.根据权利要求1所述的方法,其特征在于,所述以所述影响电路输入-输出延时的器件为约束条件,进行所述电路器件尺寸的优化,包括:
分别以各输入转变下的所述影响电路输入-输出延时的器件为约束条件,分别进行所述电路器件尺寸的优化。
4.根据权利要求1所述的方法,其特征在于,所述以所述影响电路输入-输出延时的器件为约束条件,进行所述电路器件尺寸的优化,包括:
对各输入转变下的所述影响电路输入-输出延时的器件的数量从低至高进行排序;
按照所述排序,依次以各输入转变下的所述影响电路输入-输出延时的器件为约束条件,分别进行所述电路器件尺寸的优化。
5.根据权利要求4所述的方法,其特征在于,在所述按照所述排序,依次以各输入转变下的所述影响电路输入-输出延时的器件为约束条件,分别进行所述电路器件尺寸的优化的步骤中,在后次优化中,前次优化中确定的器件参数固定不变。
6.一种亚阈值组合逻辑电路的优化装置,其特征在于,包括:
输入信号集合确定单元,用于确定亚阈值组合逻辑电路的输入信号集合;
影响延时器件确定单元,用于从所述输入信号集合中选择具有不同输出信号的输入信号作为输入信号转变组合,根据所述输入信号转变下所述电路中器件栅极电压的变化,在所述电路中确定当以所述输入信号组合中的输入进行所述电路的输入转变时,影响电路输入-输出延时的器件,以所述影响电路输入-输出延时的器件为约束条件,进行所述电路器件尺寸的优化,所述输入信号组合包括第一输入信号和第二输入信号,所述输入转变为由所述第一输入信号转变为所述第二输入信号;
优化单元,用于将优化范围限定为所述影响电路输入-输出延时的器件,进行所述电路的优化,以使得所述输入转变下的延迟时间满足预设条件;
所述影响延时器件确定单元中,所述根据所述电路中器件栅极电压的变化,在所述电路中确定当进行所述输入转变时,影响电路输入-输出延时的器件,包括:
以所述输入信号集合中的各输入信号作为所述电路的输入,通过器件的栅极电压,确定所述电路中器件处于导通状态的直流通路,所述直流通路包括电源至输出端的通路以及输出端至接地端的通路;
确定变化直流通路,所述变化直流通路为所述输入信号组合中所述第二输入信号的直流通路不同于所述第一输入信号的直流通路,以所述变化直流通路中的器件作为影响电路输入-输出延时的器件;
或,
以所述输入信号集合中的各输入信号作为所述电路的输入,通过电路仿真,分别获得所述电路中各节点的电压;
比较所述输入信号组合中所述第二输入信号和所述第一输入信号在相同节点处的电压,根据电压信号的变化趋势确定影响电路输入-输出延时的器件。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810410993.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种亚阈值数字时序电路的优化方法及装置
- 下一篇:一种悬浮试验装置及设计方法