[发明专利]降低快闪储存介面中传收数据错误方法及装置有效
申请号: | 201810531614.0 | 申请日: | 2018-05-29 |
公开(公告)号: | CN109213436B | 公开(公告)日: | 2021-08-24 |
发明(设计)人: | 施富仁;陈瑜达 | 申请(专利权)人: | 慧荣科技股份有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 陈亮 |
地址: | 中国台湾新竹县*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 降低 储存 介面 中传收 数据 错误 方法 装置 | ||
1.一种降低快闪储存介面中传收数据错误方法,由一接收端的处理单元执行,包含:
透过一最底层致能的一解扰器解扰从一传送端接收的第一数据;
反复监督一解扰后的第一数据以判断是否发生一接收数据错误;
每次检测到上述解扰后的第一数据发生上述接收数据错误时,发送一否定应答控制信息帧给上述传送端,用以通知上述传送端关于上述第一数据发生上述接收数据错误的资讯;以及
当检测到上述解扰后的第一数据发生上述接收数据错误的次数到达一预设阈值时,不致能上述最底层的上述解扰器,
其中上述最底层为一通用快闪储存互联层,上述通用快闪储存互联层包含一物理层及一物理转换层,上述解扰后的第一数据的上述接收数据错误代表上述物理转换层于上述解扰后的第一数据检测到一循环冗余校验错误或者上述物理层于上述解扰后的第一数据检测到一符号错误。
2.如权利要求1所述的降低快闪储存介面中传收数据错误方法,其特征在于,包含:
当检测到上述解扰后的第一数据发生上述接收数据错误的次数到达上述预设阈值时,不发送用以不致能上述传送端的一扰码器的一请求给上述传送端。
3.如权利要求1所述的降低快闪储存介面中传收数据错误方法,其特征在于,上述预设阈值为1。
4.如权利要求1所述的降低快闪储存介面中传收数据错误方法,其特征在于,上述预设阈值为2至10之间的任意整数。
5.如权利要求4所述的降低快闪储存介面中传收数据错误方法,其特征在于,上述循环冗余校验错误及上述符号错误的次数以一比特错误率计数器记录,上述方法,包含:
当检测到上述循环冗余校验错误或上述符号错误时,将上述比特错误率计数器的值加1。
6.如权利要求第5项所述的降低快闪储存介面中传收数据错误方法,其中,上述传送端控制一否定应答计数器;当从上述接收端接收到上述否定应答控制信息帧时,将上述否定应答计数器的值加1;并且当上述否定应答计数器的值到达上述预设阈值时,不致能一扰码器。
7.如权利要求1所述的降低快闪储存介面中传收数据错误方法,其特征在于,包含:
当上述解扰器不致能时,反复检测从上述传送端接收的一第二数据是否没有发生上述接收数据错误;以及
当检测到上述第二数据没有发生上述接收数据错误时,致能上述最底层的上述解扰器以及传送一应答控制信息帧至上述传送端。
8.如权利要求7所述的降低快闪储存介面中传收数据错误方法,其特征在于,当上述传送端从上述接收端接收到上述应答控制信息帧时,致能一扰码器。
9.一种降低快闪储存介面中传收数据错误方法,由一接收端的处理单元执行,包含:
当上述接收端的一扰码器处于一致能状态时,反复检测是否从一传送端接收到一否定应答控制信息帧;
当接收到上述否定应答控制信息帧的次数到达一预设阈值时,不致能上述扰码器;
当上述接收端的上述扰码器处于一不致能状态时,反复检测是否从上述传送端接收到一应答控制信息帧;以及
当接收到上述应答控制信息帧时,致能上述扰码器。
10.如权利要求9所述的降低快闪储存介面中传收数据错误方法,其特征在于,上述接收端控制一否定应答计数器,上述方法包含:
当从上述传送端接收到上述否定应答控制信息帧时,将上述否定应答计数器的值加1。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于慧荣科技股份有限公司,未经慧荣科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810531614.0/1.html,转载请声明来源钻瓜专利网。