[发明专利]一种移位寄存器电路、阵列基板和显示装置有效
申请号: | 201810555823.9 | 申请日: | 2018-06-01 |
公开(公告)号: | CN108766381B | 公开(公告)日: | 2020-08-11 |
发明(设计)人: | 陈凯;陈沫;鲁思颖;李方庆;董文波 | 申请(专利权)人: | 京东方科技集团股份有限公司;合肥京东方显示技术有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36;G11C19/28 |
代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 移位寄存器 电路 阵列 显示装置 | ||
1.一种移位寄存器电路,其特征在于,包括输入子电路和信号输出子电路,其中,
所述输入子电路包括:控制模块,其与输入信号端和高电平信号端连接,所述控制模块被配置为在输入信号的控制下将所述高电平信号端的信号输出至分压节点;输入模块,其输入端与分压节点连接,输入模块的输出端与信号输出子电路连接,输入模块被配置为在控制模块的控制下将分压节点的信号输出至信号输出子电路;分压模块,其与所述控制模块相连,还与低电平信号端连接,所述分压模块的阻值与温度负相关;
所述信号输出子电路与所述输入模块的输出端连接,所述信号输出子电路被配置为在所述输入模块的控制下将栅极扫描信号输出至输出信号端。
2.根据权利要求1所述的移位寄存器电路,其特征在于,所述控制模块包括第十一薄膜晶体管,所述第十一薄膜晶体管的控制端连接所述输入信号端,第一端连接所述高电平信号端,第二端连接所述分压节点。
3.根据权利要求1所述的移位寄存器电路,其特征在于,所述高电平信号端为能够提供高电平信号的电源电压信号端。
4.根据权利要求1所述的移位寄存器电路,其特征在于,所述输入模块包括第一薄膜晶体管,所述第一薄膜晶体管的控制端和第一端连接所述分压节点,第二端连接所述信号输出子电路。
5.根据权利要求1所述的移位寄存器电路,其特征在于,所述分压模块包括热敏电阻,所述热敏电阻一端连接所述分压节点,另一端连接所述低电平信号端。
6.根据权利要求5所述的移位寄存器电路,其特征在于,所述热敏电阻包括负温度系数热敏电阻器。
7.根据权利要求6所述的移位寄存器电路,其特征在于,所述负温度系数热敏电阻器的零功率电阻为210Ω~230Ω,工作温度为-25℃~105℃。
8.根据权利要求1所述的移位寄存器电路,其特征在于,所述移位寄存器电路的一个驱动周期依次包括第一阶段、第二阶段和第三阶段,所述信号输出子电路包括充放电模块、第二节点下拉模块、第二节点上拉模块、第一节点下拉模块和复位模块;其中,
所述充放电模块的第一输入端与所述输入模块的输出端和所述第一节点下拉模块的输出端连接,三者连接的公共端为第一节点,所述充放电模块的第二输入端与第一时钟信号端连接,所述充放电模块的输出端与输出信号端连接,所述充放电模块用于在所述第一阶段,在所述输入模块的输出信号及第一时钟信号的共用作用下进行第一次充电,在所述第二阶段,在所述第一节点的电位及所述第一时钟信号的作用下进行第二次充电,并输出栅极扫描信号;
所述第二节点下拉模块的第一输入端与低电平信号输入端连接,所述第二节点下拉模块的第二输入端与所述第一节点连接,所述第二节点下拉模块的第一输出端与所述第二节点上拉模块的第二输入端连接,所述第二节点下拉模块的第二输出端与所述第二节点上拉模块的输出端、所述第一节点下拉模块的第三输入端和所述复位模块的第二输入端连接,连接的公共端为第二节点,所述第二节点下拉模块用于在所述第一阶段和所述第二阶段,在所述第一节点的电位和低电平信号的共同作用下,使所述第二节点的电位保持低电位;
所述第二节点上拉模块的第一输入端与第二时钟信号端连接,所述第二节点上拉模块的第二输入端与所述第二节点下拉模块第一输出端连接,所述第二节点上拉模块的输出端与所述第二节点连接,所述第二节点上拉模块用于在所述第三阶段,在第二时钟信号和所述第二节点下拉模块的输出信号的共同作用下,将所述第二节点的电位上拉;
所述第一节点下拉模块的第一输入端与复位信号端连接,所述第一节点下拉模块的第二输入端与所述低电平信号端连接,所述第一节点下拉模块的第三输入端与所述第二节点连接,所述第一节点下拉模块的输出端与所述第一节点连接,所述第一节点下拉模块用于在所述第三阶段,在复位信号、所述低电平信号和所述第二节点的电位的共同作用下,将所述第一节点的电位下拉;
所述复位模块的第一输入端与所述复位信号端连接,所述复位模块的第二输入端与所述第二节点连接,所述复位模块的第三输入端与所述低电平信号输入端连接,所述复位模块的输出端与所述输出信号端连接,所述复位模块用于在所述第三阶段,在所述复位信号、所述第二节点的电位和所述低电平信号的共同作用下,对所述输出信号端的电位进行复位;
其中,所述第一时钟信号和所述第二时钟信号互为反相信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥京东方显示技术有限公司,未经京东方科技集团股份有限公司;合肥京东方显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810555823.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:GOA电路
- 下一篇:GOA电路的自举电容、GOA电路及显示面板