[发明专利]一种基于分数阶忆阻器的时滞混沌电路在审
申请号: | 201810558115.0 | 申请日: | 2018-06-01 |
公开(公告)号: | CN108847922A | 公开(公告)日: | 2018-11-20 |
发明(设计)人: | 丁大为;刘慧;王年;邱洁 | 申请(专利权)人: | 安徽大学 |
主分类号: | H04L9/00 | 分类号: | H04L9/00 |
代理公司: | 南京瑞弘专利商标事务所(普通合伙) 32249 | 代理人: | 吴旭 |
地址: | 230601 安徽省*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 运算放大器 分数阶 忆阻器 时滞 混沌电路 输出端 电阻 负端 吸引子 正端 输出端串联 电路结构 电路实现 电容两端 负极连接 时延电路 正极连接 单涡卷 双涡卷 电容 接地 并联 电路 | ||
1.一种基于分数阶忆阻器的时滞混沌电路,其特征在于,包括分数阶忆阻器Mq、分数阶电容时滞电路τ、运算放大器U1、运算放大器U2、电阻R;所述分数阶忆阻器Mq负极连接运算放大器U1负端以及电阻R一端,所述分数阶忆阻器Mq正极连接所述运算放大器U1输出端以及所述运算放大器U2正端,所述运算放大器U1正端接地,所述运算放大器U2输出端串联时延电路τ后连接到所述电阻R另一端,所述运算放大器U2负端连接到运算放大器U2输出端,所述分数阶电容两端并联所述运算放大器U1负端和输出端。
2.如权利要求1所述一种基于分数阶忆阻器的时滞混沌电路,其特征在于,所述分数阶忆阻器包括电阻R0~R4、运算放大器U3~U5、模拟乘法器M1、模拟乘法器M2、分数阶电容电阻R1一端连接运算放大器U3负端,所述电阻R1另一端接地,运算放大器U3输出端连接电阻R0一端以及运算放大器U3正端,所述电阻R0另一端同时连接分数阶电容一端和运算放大器U5负端,所述运算放大器U5正端接地,所述运算放大器U5输出端连接所述分数阶电容另一端以及模拟乘法器M1的两个输入端,所述模拟乘法器M1输出端连接到模拟乘法器M2的一个输入端,所述模拟乘法器M2的另一个输入端连接到所述运算放大器U3负端,所述模拟乘法器M2的输出端连接电阻R2一端,所述电阻R2另一端连接运算放大器U4负端以及电阻R4一端,所述运算放大器U4输出端连接所述电阻R4另一端以及所述电阻R3一端,电阻R3另一端连接所述运算放大器U4正端以及所述运算放大器U3负端,所述运算放大器U3负端作为分数阶忆阻器的正极,所述运算放大器U4输出端作为分数阶忆阻器的负极。
3.如权利要求1或2所述一种基于分数阶忆阻器的时滞混沌电路,其特征在于,时滞电路τ包括滑动变阻器R14、滑动变阻器R15、电阻R7~R10、电容C7、电容C8、运算放大器U6、运算放大器U7;滑动变阻器R14一端同时连接电容C8一端和运算放大器U7正端,所述电容C8另一端接地,所述滑动变阻器R14另一端连接电阻R10一端,所述电阻R10另一端同时连接所述运算放大器U7负端和电阻R9一端,所述电阻R9另一端连接所述运算放大器U7输出端、电阻R8一端以及滑动变阻器R15一端,所述滑动变阻器R15另一端同时连接电容C7一端和运算放大器U6正端,所述电容C7另一端接地,所述电阻R8另一端同时连接所述运算放大器负端和电阻R7一端,所述电阻R7另一端连接所述运算放大器U6输出端。
4.如权利要求3所述一种基于分数阶忆阻器的时滞混沌电路,其特征在于,所述分数阶电容和分数阶电容均由3个依次串联的电阻以及每个电阻均并联一个电容构成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽大学,未经安徽大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810558115.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:分布式振动同步连续监测系统
- 下一篇:基于低通滤波的旁路攻击曲线预处理方法