[发明专利]一种适用于多进制LDPC码的校验节点更新方法在审
申请号: | 201810586671.9 | 申请日: | 2018-06-08 |
公开(公告)号: | CN108768410A | 公开(公告)日: | 2018-11-06 |
发明(设计)人: | 胡鹏;周昱;张荣;魏敬和 | 申请(专利权)人: | 中国电子科技集团公司第五十八研究所 |
主分类号: | H03M13/11 | 分类号: | H03M13/11 |
代理公司: | 总装工程兵科研一所专利服务中心 32002 | 代理人: | 张婉 |
地址: | 214000*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 校验节点 更新 多进制 迭代 编解码技术 计算复杂度 保存位置 比较运算 后续迭代 所处位置 位置保存 硬件开销 软消息 转换 减小 信道 配置 生产 | ||
1.一种适用于多进制LDPC码的校验节点更新方法,其特征在于,包括如下步骤:
步骤1、将V2C软消息转换到Δ域;
步骤2、从中选出每一行的最小值和次小值,并在第一次迭代中将它们的位置保存;
步骤3、将选出的最小值和次小值构成两种配置,分别生产第一额外列和第二额外列;所述第一额外列的值用来更新除最小V2C值所处位置以外其他位置的C2V值,所述第二额外列的值用来更新最小V2C值位置上的C2V值;
步骤4、将得到的C2V值转换回普通域;
步骤5、在后续迭代中,比较第一次迭代中两个已保存位置上的两个V2C值,选择更小的值使用,重复步骤3~步骤4。
2.如权利要求1所述的适用于多进制LDPC码的校验节点更新方法,其特征在于,所述步骤3中将选出的最小值和次小值构成两种配置,分别生产第一额外列和第二额外列具体为:每一行最小值和配置,生成第一额外列;每一行次小值和配置,生成第二额外列。
3.如权利要求2所述的适用于多进制LDPC码的校验节点更新方法,其特征在于,最小值和配置即为每行的最小值。
4.如权利要求2所述的适用于多进制LDPC码的校验节点更新方法,其特征在于,次小值和配置为每行的次小值或是两个不同行最小值的和,两者取其中的较小值。
5.如权利要求1所述的适用于多进制LDPC码的校验节点更新方法,其特征在于,在后续迭代中,每一行进行的比较操作为一次。
6.如权利要求1所述的适用于多进制LDPC码的校验节点更新方法,其特征在于,所述步骤5中,当达到最大迭代次数后,停止迭代,输出C2V值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第五十八研究所,未经中国电子科技集团公司第五十八研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810586671.9/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类