[发明专利]一种板间堆叠的可扩展嵌入式处理模块在审
申请号: | 201810600943.6 | 申请日: | 2018-06-12 |
公开(公告)号: | CN108829632A | 公开(公告)日: | 2018-11-16 |
发明(设计)人: | 陆晓洁;许军;李灏 | 申请(专利权)人: | 西安微电子技术研究所 |
主分类号: | G06F15/78 | 分类号: | G06F15/78;G06F13/42 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 徐文权 |
地址: | 710065 陕西*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 设备管理器 堆叠 嵌入式处理模块 核心处理模块 数字显示接口 扩展模块 模拟显示 可扩展 自定义 种板 中央处理器连接 主处理器模块 动态存储器 中央处理器 插座连接 处理功能 处理模块 电源系统 接口连接 时钟系统 内存SPD 插座 节约 | ||
一种板间堆叠的可扩展嵌入式处理模块,包括核心处理模块以及与其相连的对外自定义扩展模块;核心处理模块包括电源系统、时钟系统、中央处理器以及设备管理器,中央处理器连接动态存储器并且具有LVDS数字显示接口和VGA模拟显示接口,LVDS数字显示接口和VGA模拟显示接口连接CPCI插座;设备管理器通过PHY、LPC、PCI总线与CPCI插座连接,设备管理器通过SMBUS总线连接内存SPD、通过SPI总线连接BIOS接口,并且分别通过RS232串口、USB、IDE及SATA接口连接对外自定义扩展模块。本发明通过板间堆叠在主处理器模块不变的情况下实现不同的处理功能,节约处理模块的设计成本。
技术领域
本发明涉及一种嵌入式处理模块,具体涉及一种板间堆叠的可扩展嵌入式处理模块。
背景技术
目前国内的嵌入式处理模块一般采用两种方式进行实现,其中的一种是采用标准模块,如ETX、PC104、COM-E等进行二次设计,在载板上实现扩展接口功能,另一种是直接选购标准的板卡。这两种方式均存在设计成本较高以及设计不灵活等问题。
发明目的
本发明的目的在于针对上述现有技术中的问题,提供一种板间堆叠的可扩展嵌入式处理模块,在主处理器模块不变的情况下实现不同的处理功能,节约处理模块的设计成本。
为了实现上述目的,本发明采用的技术方案为:包括核心处理模块以及与其相连的对外自定义扩展模块;所述的核心处理模块包括电源系统、时钟系统、中央处理器以及设备管理器,所述的中央处理器连接动态存储器并且具有LVDS数字显示接口和VGA模拟显示接口,LVDS数字显示接口和VGA模拟显示接口连接CPCI插座;所述的设备管理器通过PHY、LPC、PCI总线与CPCI插座连接,设备管理器通过SMBUS总线连接内存SPD、通过SPI总线连接BIOS接口,并且分别通过RS232串口、USB、IDE及SATA接口连接对外自定义扩展模块;电源系统包括输入电源以及符合IMVP规范的智能开关电源,电源电压和输出电流随负载做动态调整,时钟系统提供所需时钟源的发生及管理功能。
本发明的核心处理模块在结构设计上采用了标准化的3U CPCI结构,其结构尺寸为160mm×100mm,前面板对外提供人机交互接口。
中央处理器采用Intel凌动双核D510微处理器,设备管理器为ICH8系统控制中心。中央处理器的处理速度为1.66GHz、峰值功耗为13W;设备管理器采用Intel 82801HM控制器。
所述的中央处理器与设备管理器通过高速串行DMI接口进行通信,通信速度为3.25Gbps。
所述的动态存储器采用板载颗粒方式,满足2GB DDR2-800MHz的计算机内存需求。
所述的对外自定义扩展模块通过RS232串口连接串口收发器、通过SATA接口连接SATA Nand Flash芯片、通过USB接口连接USB插座、通过PS2接口连接PS2键盘及鼠标。
与现有技术相比,本发明具有如下的有益效果:核心处理模块采用中央处理器与设备管理器组成的两芯片结构,与传统的三芯片架构相比,易于实现小型化设计,提高系统设计的可靠性,大大提高了设备的性价比。设备管理器分别通过RS232串口、USB、IDE及SATA接口连接对外自定义扩展模块,对外扩展的灵活度大大提高,在核心处理模块设计不变的情况下,根据用户的不同需求进行扩展模块的设计,大大降低了设计的难度,节约了设计的成本,降低了核心模块重复设计带来的风险。
附图说明
图1本发明处理模块的整体结构框图;
图2本发明的模块扩展示意图。
具体实施方式
下面结合附图对本发明做进一步的详细说明。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安微电子技术研究所,未经西安微电子技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810600943.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种提升多核处理器的信息管理方法
- 下一篇:一种基于EPLD的多功能核心板