[发明专利]一种视频编码器及视频编码方法在审
申请号: | 201810664276.8 | 申请日: | 2018-06-25 |
公开(公告)号: | CN109151472A | 公开(公告)日: | 2019-01-04 |
发明(设计)人: | 陈立恒;陈联霏;吴东兴;周汉良 | 申请(专利权)人: | 联发科技股份有限公司 |
主分类号: | H04N19/13 | 分类号: | H04N19/13;H04N19/117;H04N19/105;H04N19/174;H04N19/184 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 李庆波 |
地址: | 中国台湾新竹市*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 切片 视频编码电路 编码单元 比特流 视频编码器 电路 视频编码 硬件实现 最大编码 预测 预设 输出 参考 保证 | ||
1.一种视频编码器,其特征在于,包括:
视频编码电路,用于根据帧中的第一切片的终点与第二切片的起点之间的第一编码单元边界,编码所述帧中的所述第一切片,并输出所述第一切片的第一比特流,其中所述帧中的每个切片包括多个编码单元,且每个编码单元包括多个像素;以及
切片确定电路,用于在所述第一切片的最后一个编码单元的比特流由所述视频编码电路生成之前,预测所述第一编码单元边界,并通知所述视频编码电路所述第一编码单元边界,其中所述视频编码电路参考由所述切片确定电路所预测的所述第一编码边界以保证所述第一比特流的比特流尺寸受预设比特流尺寸阈值的约束。
2.如权利要求1中所述的视频编码器,其特征在于,所述第一切片中没有编码单元由所述视频编码电路重新编码,以使得所述第一比特流的所述比特流尺寸受所述预设比特流尺寸阈值的约束。
3.如权利要求1中所述的视频编码器,其特征在于,
所述视频编码电路还用于:
根据所述帧中所述第二切片的终点与第三切片的起点之间的第二编码单元边界编码所述第二切片,并输出所述第二切片的第二比特流;
所述切片确定电路还用于:
在所述第二切片的最后一个编码单元的比特流由所述视频编码电路生成之前,预测所述第二编码单元边界,并通知所述视频编码电路所述第二编码单元边界,其中所述视频编码电路参考由所述切片确定电路所预测的所述第二编码边界以保证所述第二比特流的比特流尺寸受预设比特流尺寸阈值的约束。
4.如权利要求1中所述的视频编码器,其特征在于,
所述切片确定电路至少根据多个先前已处理编码单元的比特信息预测所述第一编码单元边界,其中每个先前已处理编码单元属于所述第一切片并不被确定为所述第一切片的所述最后一个编码单元。
5.如权利要求4中所述的视频编码器,其特征在于,
所述视频编码电路包括:
熵编码电路,用于生成编码单元的比特流,其中所述多个先前已处理编码单元的比特信息包括由所述熵编码电路所确定的所述编码单元的所述比特流的实际比特计数。
6.如权利要求4中所述的视频编码器,其特征在于,
所述视频编码电路包括:
熵编码电路;以及
比特估计电路,用于在编码单元的比特流由所述熵编码电路生成之前,计算所述编码单元的估计的比特计数,其中所述多个先前已处理编码单元的比特信息包括估计的比特计数。
7.如权利要求1中所述的视频编码器,其特征在于,
所述切片确定电路至少根据所述第一切片的切片头的比特计数预测所述第一编码单元边界。
8.如权利要求1中所述的视频编码器,其特征在于,
所述切片确定电路至少根据表示流水线中至少一个编码单元的已预测比特计数的参数预测所述第一编码单元边界,其中所述至少一个编码单元没有经历涉及所述至少一个编码单元的编码的率失真优化或熵编码。
9.如权利要求1中所述的视频编码器,其特征在于,
所述视频编码电路和所述切片确定电路被配置在具有多个流水线阶段的多阶段流水线结构中;
所述视频编码电路包括位于所述多个流水线阶段中的第n流水线阶段的熵编码电路;
所述切片确定电路位于所述多个流水线阶段中的第1流水线阶段,其中l<n;
当属于所述第一切片的第N个编码单元进入所述第1流水线阶段时,所述切片确定电路参考由所述熵编码电路所确定的第i个编码单元的比特流的实际比特计数,以用于确定所述第N个编码单元是否是所述第一切片的最后一个编码单元,其中i是所述第一切片中的编码单元索引,且0≦i≦N+l-n。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技股份有限公司,未经联发科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810664276.8/1.html,转载请声明来源钻瓜专利网。