[发明专利]用于脉宽调制时钟信号的解调器有效
申请号: | 201810692188.9 | 申请日: | 2018-06-29 |
公开(公告)号: | CN109217852B | 公开(公告)日: | 2022-11-15 |
发明(设计)人: | O·S·布尔巴诺;R·P·纳尔逊 | 申请(专利权)人: | 美国亚德诺半导体公司 |
主分类号: | H03K7/08 | 分类号: | H03K7/08 |
代理公司: | 中国贸促会专利商标事务所有限公司 11038 | 代理人: | 魏小薇 |
地址: | 美国马*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 脉宽调制 时钟 信号 解调器 | ||
1.一种用于使时钟信号与参考时钟同步的时钟解调电路,该解调电路包括:
边缘检测器,被配置为检测参考时钟中的转变并且输出响应于所检测的转变的信号;
调制检测电路,被配置为至少部分地基于所述信号来识别与所述参考时钟的多个脉冲不同的至少一个脉宽调制脉冲;和
重新定时电路,被配置为输出与所述参考时钟中的同步转变同步的时钟信号,其中所述同步转变对应于所识别的至少一个脉宽调制脉冲。
2.权利要求1所述的解调电路,还包括:
采样时钟输入,被配置为接收采样时钟,所述采样时钟具有比所述参考时钟更高的频率,
其中所述边缘检测器进一步被配置为以所述采样时钟定义的速率对所述参考时钟进行过采样。
3.权利要求2所述的解调电路,其中所述采样时钟和所述参考时钟是异步的。
4.权利要求1所述的解调电路,其中所述同步转变包括所述参考时钟的上升边缘。
5.权利要求1所述的解调电路,其中所述调制检测电路进一步被配置为在所述至少一个脉宽调制脉冲的识别后,立即将从所述边缘检测器接收的所述信号掩蔽所述参考时钟的至少一个周期。
6.权利要求5所述的解调电路,其中掩蔽所述信号包括:在所述至少一个脉宽调制脉冲的识别之后,立即拒绝在所述参考时钟的至少一个周期内发生的任何识别的脉宽调制脉冲。
7.权利要求1所述的解调电路,其中所述至少一个脉宽调制脉冲包括两个连续脉宽调制脉冲,所述两个连续脉宽调制脉冲中的一个具有比所述多个脉冲中的其他脉冲低的占空比,而所述两个连续脉宽调制脉冲中的另一个具有比所述多个脉冲中的其他脉冲高的占空比。
8.权利要求7所述的解调电路,其中所述两个连续脉宽调制脉冲是直流(DC)平衡的。
9.权利要求8所述的解调电路,其中所述调制检测电路进一步被配置为检测所述两个连续脉宽调制脉冲是从低占空比转变到高占空比还是从高占空比转变到低占空比,并输出指示所述两个连续脉宽调制脉冲是从低占空比转变到高占空比还是从高占空比转变到低占空比的解调极性信号。
10.权利要求9所述的解调电路,其中所述调制检测电路进一步被配置为使用所述解调极性信号来传输数据。
11.权利要求1所述的解调电路,其中所述至少一个脉宽调制脉冲包括单个脉宽调制脉冲,所述单个脉宽调制脉冲具有下列中的一个:比所述多个脉冲中的其他脉冲低的占空比,或比所述多个脉冲中的其他脉冲高的占空比。
12.权利要求11所述的解调电路,其中所述调制检测电路进一步被配置为检测所述单个脉宽调制脉冲具有比所述其他脉冲低的占空比还是比所述其他脉冲高的占空比,并输出指示所述单个脉宽调制脉冲具有比所述其他脉冲低的占空比还是比所述其他脉冲高的占空比的解调极性信号。
13.权利要求1所述的解调电路,还包括周期比较电路,被配置为:
基于从所述边缘检测器输出的所述信号,从所述参考时钟中的三个连续时钟边缘比较连续周期;和
输出指示所述连续时钟边缘之间的所述连续周期中的差异的信号。
14.权利要求13所述的解调电路,还包括减敏电路,被配置为:
接收从所述周期比较电路输出的所述信号;
将所述连续周期中的差异减小给定值;和
向所述调制检测电路输出指示所述连续周期中减小的差异的信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810692188.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种模拟电压比较器
- 下一篇:利用两个或更多个不同阈值电平的脉宽调制