[发明专利]像素记忆电路、液晶显示器和可穿戴设备有效
申请号: | 201810709207.4 | 申请日: | 2018-07-02 |
公开(公告)号: | CN108630166B | 公开(公告)日: | 2021-01-26 |
发明(设计)人: | 古宏刚;邵贤杰;赵飞 | 申请(专利权)人: | 京东方科技集团股份有限公司;合肥京东方光电科技有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 记忆 电路 液晶显示器 穿戴 设备 | ||
1.一种像素记忆电路,其特征在于,包括锁存子电路和开关子电路,所述锁存子电路和所述开关子电路仅由N型晶体管构成;
所述开关子电路的第一端接收数据电压,所述开关子电路的控制端接收行扫描信号,所述开关子电路的第二端与所述锁存子电路的输入端连接以形成第一节点,所述开关子电路用于在所述行扫描信号的控制下,将所述数据电压输出至所述锁存子电路;
所述锁存子电路还连接电源端、接地端,所述锁存子电路用于对所述数据电压进行锁存并生成第一锁存信号和第二锁存信号;
所述锁存子电路包括:
第一晶体管,所述第一晶体管的栅极和第一极均连接所述电源端;
第二晶体管,所述第二晶体管的栅极和第二极连接所述第一节点,所述第二晶体管的第一极连接所述电源端;
第三晶体管,所述第三晶体管的栅极连接所述第一节点,所述第三晶体管的第一极连接所述第一晶体管的第二极,并形成第二节点;所述第三晶体管的第二极连接所述接地端;
第四晶体管,所述第四晶体管的栅极连接所述第二节点,所述第四晶体管的第一极连接所述接地端,所述第四晶体管的第二极连接所述第一节点。
2.根据权利要求1所述的像素记忆电路,其特征在于,所述锁存子电路还用于将所述第一锁存信号或所述第二锁存信号施加给像素电极。
3.根据权利要求1所述的像素记忆电路,其特征在于,所述像素记忆电路还包括选择子电路,所述选择子电路仅由N型晶体管构成;
所述选择子电路的第一控制端连接所述第一节点,所述选择子电路的第二控制端连接所述锁存子电路,所述选择子电路的第一接收端接收第一选择信号,所述选择子电路的第二接收端接收第二选择信号,所述选择子电路用于在所述第一锁存信号的控制下,将所述第一选择信号施加给像素电极;或者所述选择子电路用于在所述第二锁存信号的控制下,将所述第二选择信号施加给所述像素电极。
4.根据权利要求1-3任一项所述的像素记忆电路,其特征在于,所述锁存子电路还包括第一电容,所述第一电容的一极连接所述第一节点,所述第一电容的另一极连接所述接地端。
5.根据权利要求1-3任一项所述的像素记忆电路,其特征在于,所述开关子电路包括第五晶体管,所述第五晶体管的栅极接收所述行扫描信号,所述第五晶体管的第一极接收所述数据电压,所述第五晶体管的第二极连接所述第一节点。
6.根据权利要求3所述的像素记忆电路,其特征在于,所述选择子电路包括:
第六晶体管,所述第六晶体管的栅极连接所述第一节点,所述第六晶体管的第一极接收所述第一选择信号,所述第六晶体管的第二极连接所述像素电极;
第七晶体管,所述第七晶体管的栅极连接所述锁存子电路,所述第七晶体管的第一极接收所述第二选择信号,所述第七晶体管的第二极连接所述像素电极。
7.一种液晶显示器,其特征在于,包括如权利要求1-6任一项所述的像素记忆电路。
8.一种可穿戴设备,其特征在于,包括如权利要求7所述的液晶显示器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;合肥京东方光电科技有限公司,未经京东方科技集团股份有限公司;合肥京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810709207.4/1.html,转载请声明来源钻瓜专利网。