[发明专利]一种PRACH基带信号的IDFT实现结构及实现方法有效
申请号: | 201810768159.6 | 申请日: | 2018-07-13 |
公开(公告)号: | CN108933752B | 公开(公告)日: | 2020-04-17 |
发明(设计)人: | 舒勇;翟大海;王昌庆 | 申请(专利权)人: | 电信科学技术第五研究所有限公司 |
主分类号: | H04L27/26 | 分类号: | H04L27/26 |
代理公司: | 成都九鼎天元知识产权代理有限公司 51214 | 代理人: | 钱成岑 |
地址: | 610021 四*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 prach 基带 信号 idft 实现 结构 方法 | ||
1.一种PRACH基带信号的离散傅里叶逆变换IDFT实现结构,该结构为现场可编程门阵列FPGA结构,其特征在于,包括使能模块、只读存储器ROM1和ROM2、相位一索引号计算模块、相位二索引号计算模块、乘法器一、IFFT运算模块和乘法器二,使能模块包括计数器2和随机存储器RAM,计数器2的输出端与RAM的输入端连接,相位一索引号计算模块的输出端与ROM1的输入端连接,相位二索引号计算模块的输出端与ROM2的输入端连接,乘法器一的输入为使能模块的输出和ROM1的输出,乘法器一的输出端与IFFT运算模块的输入端连接,乘法器二的输入为IFFT的输出和ROM2的输出;RAM、ROM1和ROM2的输入均为读地址;
使能模块中的计数器2表示0到NZC-1周期计数,RAM用于存储ZC序列经傅里叶变换DFT后的数据,使能模块在输入信号为1时执行,输入信号为0时不执行且输出为0,其中,NZC为ZC序列的长度;
ROM1用于存储的值,ROM2用于存储的值,其中,N为IDFT的长度,N′为每个子IDFT的长度,N′=2c,a=0,1,2,...,N-1,b=0,1,2,...,N′-1;当N=24576时,c=10,当N=4096时,c=8;
相位一索引号计算模块用于计算复指数序列的相位索引号,相位二索引号计算模块用于计算序列的相位索引号,其中,相位索引号是指公式中的θ,k=0,1,2,...,N′-1,p=0,1,2,...,N/N′-1,m=0,1,2,...,N′-1,NCP为循环前缀点数,为资源块中随机接入前导的频域位置,K为随机接入前导与上行数据之间的子载波间隔差别,k0为PRACH占用的RB起始位置;
IFFT运算模块用于对乘法器一的输出yp(k)进行处理得到的值。
2.根据权利要求1所述的一种PRACH基带信号的离散傅里叶逆变换IDFT实现结构,其特征在于,当N=24576时,相位一索引号计算模块包括加法器、减法器、求模模块和S101模块,加法器的输出端与求模模块的输入端连接,求模模块的输出端与S101模块的一个输入端连接,减法器的输出端与S101模块的另一输入端连接;求模模块用于对N求模,S101模块用于将两个无符号整数x和y的乘积对N求模,其中,y=NCP-p;
当N=4096时,相位一索引号计算模块包括加法器、减法器、子截位器一、子乘法器一和子截位器二,加法器的输出端与子截位器一的输入端连接,子乘法器一的输入为子截位器一的输出和减法器的输出,子乘法器一的输出端与子截位器二的输入端连接;子截位器一和子截位器二分别用于将加法器的输出数和子乘法器一的输出数的低12位截取并保持高低位顺序不变表示为一个无符号整数。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电信科学技术第五研究所有限公司,未经电信科学技术第五研究所有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810768159.6/1.html,转载请声明来源钻瓜专利网。