[发明专利]一种基于FPGA的网卡及主机在审
申请号: | 201810804811.5 | 申请日: | 2018-07-20 |
公开(公告)号: | CN109002329A | 公开(公告)日: | 2018-12-14 |
发明(设计)人: | 刘凯 | 申请(专利权)人: | 浪潮(北京)电子信息产业有限公司 |
主分类号: | G06F9/4401 | 分类号: | G06F9/4401;H04L12/02 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 罗满 |
地址: | 100085 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 网卡 主机 连接端口 驱动程序 网络报文 网络端口 主机连接 自定义 电路板 存储器存储 存储器 技术效果 可编程性 减小 存储 驱动 | ||
1.一种基于FPGA的网卡,包括:电路板、连接端口和网络端口,所述连接端口和所述网络端口均设置于所述电路板,其特征在于,还包括:FPGA主芯片,所述FPGA主芯片设置于所述电路板;
所述FPGA主芯片与所述连接端口和所述网络端口均连接,所述FPGA主芯片通过所述连接端口与主机连接,所述主机存储有与所述FPGA主芯片相对应的驱动程序。
2.根据权利要求1所述的基于FPGA的网卡,其特征在于,还包括:ASIC芯片;
所述ASIC芯片的信号输入端通过所述连接端口与所述主机连接;
所述ASIC芯片的信号输出端与所述FPGA主芯片连接。
3.根据权利要求2所述的基于FPGA的网卡,其特征在于,所述FPGA主芯片包括:第一Emac IP处理核和第二Emac IP处理核;
所述第一Emac IP处理核用于与所述ASIC芯片对接以对所述ASIC芯片发送的数据进行自定义处理,得到目标数据;
所述第二Emac IP处理核用于与所述网络端口对接以将所述目标数据进行打包并输出至外部网络。
4.根据权利要求1所述的基于FPGA的网卡,其特征在于,还包括:ASIC芯片,所述ASIC芯片和所述FPGA主芯片均通过所述连接端口与所述主机连接;
当所述主机传送的数据需进行自定义处理时,所述主机通过所述连接端口与所述FPGA主芯片进行数据通信;
当所述主机传送的数据需进行预定功能处理时,所述主机通过所述连接端口与所述ASIC芯片进行数据通信。
5.根据权利要求1所述的基于FPGA的网卡,其特征在于,所述连接端口具体为PCIE端口。
6.根据权利要求1-5任意一项所述的基于FPGA的网卡,其特征在于,所述连接端口设置于所述电路板的第一端,所述网络端口设置于所述电路板的第二端;
其中,所述电路板的第一端和所述电路板的第二端相对。
7.一种主机,包括:主机本体,其特征在于,还包括:存储器,所述存储器用于存储与权利要求1-6任意一项所述的基于FPGA的网卡中的FPGA主芯片对应的驱动程序。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮(北京)电子信息产业有限公司,未经浪潮(北京)电子信息产业有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810804811.5/1.html,转载请声明来源钻瓜专利网。