[发明专利]时钟电路及其操作方法有效
申请号: | 201810843894.9 | 申请日: | 2018-07-27 |
公开(公告)号: | CN109309496B | 公开(公告)日: | 2022-09-27 |
发明(设计)人: | 杨皓义;李政宏;杨振麟;郑基廷;吴福安;林洋绪 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 北京德恒律治知识产权代理有限公司 11409 | 代理人: | 章社杲;李伟 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时钟 电路 及其 操作方法 | ||
时钟电路包括第一锁存器,第二锁存器、第一触发器电路和时钟触发器电路。第一锁存器被配置为基于第一控制信号、使能信号和输出时钟信号生成第一锁存输出信号。第二锁存器连接至第一锁存器并且被配置为响应于第二控制信号生成输出时钟信号。第一触发器电路连接至第一锁存器和第二锁存器,并且被配置为响应于至少第一锁存输出信号或复位信号调整输出时钟信号。时钟触发器电路通过第一节点连接至第一锁存器和第一触发器电路,被配置为响应于输入时钟信号生成第一控制信号,并且被配置为基于至少第一控制信号控制第一锁存器和第一触发器电路。本发明的实施例还提供了一种操作时钟电路的方法。
技术领域
本发明的实施例总体涉及电子电路领域,更具体地,涉及时钟电路及其操作方法。
背景技术
半导体集成电路(IC)工业已经生产多种数字器件来解决许多不同领域的问题。这些数字器件中的一些(诸如时钟电路)被配置为生成一种或多种时钟信号。由于IC变得更小且更复杂,这些数字器件的工作电压不断降低,从而影响IC性能。
发明内容
根据本发明的一个方面,提供了一种时钟电路,包括:第一锁存器,被配置为基于第一控制信号、使能信号和输出时钟信号生成第一锁存输出信号;第二锁存器,连接至所述第一锁存器并且被配置为响应于第二控制信号生成所述输出时钟信号;第一触发器电路,连接至所述第一锁存器和所述第二锁存器,并且被配置为响应于至少所述第一锁存输出信号或复位信号调整所述输出时钟信号;以及时钟触发器电路,通过第一节点连接至所述第一锁存器和所述第一触发器电路,被配置为响应于输入时钟信号生成所述第一控制信号,并且被配置为基于至少所述第一控制信号来控制所述第一锁存器和所述第一触发器电路。
根据本发明的另一个方面,提供了一种时钟电路,包括:第一锁存器,被配置为基于第一控制信号、使能信号和输出时钟信号生成第一锁存输出信号;第二锁存器,连接至所述第一锁存器,并且被配置为响应于第二控制信号生成所述输出时钟信号;第一触发器电路,连接至所述第一锁存器和所述第二锁存器,并且被配置为响应于至少所述第一锁存输出信号或复位信号调整所述输出时钟信号;时钟触发器电路,通过第一节点连接至所述第一锁存器和所述第一触发器电路,被配置为响应于具有第一电压摆幅的第一时钟信号生成所述第一控制信号,并且被配置为基于至少所述第一时钟信号控制所述第一锁存器和所述第一触发器电路;以及电平移位电路,连接至至少所述时钟触发器电路,并且被配置为生成具有与所述第一时钟信号的第一电压摆幅不同的第二电压摆幅的第二时钟信号。
根据本发明的又一个方面,提供了一种操作时钟电路的方法,所述方法包括:通过时钟触发器电路接收第一时钟信号;响应于使能信号从第二电压电平到第一电压电平的转变,通过第一锁存器使所述第一锁存输出信号从所述第一电压电平转变为所述第二电压电平,所述第二电压电平与所述第一电压电平不同;使所述时钟触发器电路响应于所述第一时钟信号从所述第一电压电平到所述第二电压电平的转变而将第一节点从所述第一电压电平拉至所述第二电压电平,所述第一节点的拉动使所述时钟触发器电路的第一控制信号从所述第一电压电平转变为所述第二电压电平,所述时钟触发器电路通过所述第一节点连接至第一锁存器和第一触发器电路的输入端,并且来自所述第一节点的所述第一控制信号从所述时钟触发器电路反馈到所述第一锁存器的输入端;以及响应于所述第一时钟信号到所述第二电压电平的转变,并且响应于所述第一锁存输出信号到所述第二电压电平的转变,通过所述第一触发器电路使输出时钟信号从所述第二电压电平转变为所述第一电压电平。
附图说明
当结合附图进行阅读时,从以下详细描述可最佳理解本发明的各个方面。应该指出,根据工业中的标准实践,各个部件未按比例绘制。实际上,为了清楚的讨论,各个部件的尺寸可以任意地增大或减小。
图1是根据一些实施例的时钟电路的框图。
图2是根据一些实施例的时钟电路的电路图。
图3是根据一些实施例的时钟电路的各种信号的时序图。
图4是根据一些实施例的时钟电路的电路图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810843894.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:抗核加固的D锁存器
- 下一篇:相位补偿方法及相关的锁相回路模块