[发明专利]一种阵列基板、显示面板及显示装置有效
申请号: | 201810854321.6 | 申请日: | 2018-07-30 |
公开(公告)号: | CN108873530B | 公开(公告)日: | 2021-10-08 |
发明(设计)人: | 侯涛;暴军萍;李兴华 | 申请(专利权)人: | 京东方科技集团股份有限公司;成都京东方光电科技有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 郭润湘 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 阵列 显示 面板 显示装置 | ||
1.一种阵列基板,其特征在于,包括多条第一栅线、多条第二栅线、多条数据线,以及呈阵列分布的多个子像素单元;每行子像素单元连接一条所述第一栅线和一条所述第二栅线,每列子像素单元连接一条所述数据线;
所述子像素单元包括:像素电极、至少一个第一薄膜晶体管以及至少一个第二薄膜晶体管;每一行的各所述子像素单元中,所述第一薄膜晶体管的栅极连接该行对应的所述第一栅线,所述第一薄膜晶体管的第一极连接对应的所述数据线,所述第一薄膜晶体管的第二极连接所述像素电极;所述第二薄膜晶体管的栅极连接该行对应的所述第二栅线,所述第二薄膜晶体管的第一极连接对应的所述数据线,所述第二薄膜晶体管的第二极连接所述像素电极;
还包括衬底基板;所述第一栅线位于相邻两行所述子像素单元之间,所述第二栅线与所述像素电极在所述衬底基板上的正投影有交叠;
或,对于每一行所述子像素单元,所述第一栅线和所述第二栅线位于该行所述子像素单元的同一侧。
2.如权利要求1所述的阵列基板,其特征在于,所述第一薄膜晶体管为N型薄膜晶体管,所述第二薄膜晶体管为P型薄膜晶体管;或者,所述第一薄膜晶体管为P型薄膜晶体管,所述第二薄膜晶体管为N型薄膜晶体管。
3.如权利要求2所述的阵列基板,其特征在于,所述阵列基板还包括连接在每一行所述子像素单元对应的所述第一栅线和所述第二栅线之间的反相器。
4.如权利要求3所述的阵列基板,其特征在于,还包括:与所述第一栅线或所述第二栅线相连的栅极驱动电路;所述栅极驱动电路用于将输入所述第一栅线的信号通过所述反相器后输入至所述第二栅线,或者用于将输入所述第二栅线的信号通过所述反相器后输入至所述第一栅线,以控制所述第一薄膜晶体管和所述第二薄膜晶体管同时开启。
5.如权利要求2所述的阵列基板,其特征在于,还包括:与所述第一栅线相连的第一栅极驱动电路,以及与所述第二栅线相连的第二栅极驱动电路;其中,针对同一行所述子像素单元对应的所述第一栅线和所述第二栅线,在同一时刻,所述第一栅极驱动电路向所述第一栅线输出的信号与所述第二栅极驱动电路向所述第二栅线输出的信号的相位相反。
6.如权利要求1所述的阵列基板,其特征在于,当所述第一栅线位于相邻两行所述子像素单元之间,所述第二栅线与所述像素电极在所述衬底基板上的正投影有交叠时,对于每一行的所述子像素单元,所述第一薄膜晶体管和所述第二薄膜晶体管位于所述第一栅线和所述第二栅线之间。
7.如权利要求6所述的阵列基板,其特征在于,所述第一薄膜晶体管与所述第二薄膜晶体管在列方向上并列设置。
8.如权利要求1所述的阵列基板,其特征在于,当对于每一行所述子像素单元,所述第一栅线和所述第二栅线位于该行所述子像素单元的同一侧时,所述第一栅线和所述第二栅线相邻设置,所述第一薄膜晶体管和所述第二薄膜晶体管位于所述第一栅线和所述第二栅线面向所述像素电极的一侧,且位于所述第一栅线、所述第二栅线与所述像素电极之间。
9.如权利要求8所述的阵列基板,其特征在于,所述第一薄膜晶体管与所述第二薄膜晶体管在行方向上并列设置。
10.一种显示面板,其特征在于,包括如权利要求1-9任一项所述的阵列基板。
11.一种显示装置,其特征在于,包括如权利要求10所述的显示面板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;成都京东方光电科技有限公司,未经京东方科技集团股份有限公司;成都京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810854321.6/1.html,转载请声明来源钻瓜专利网。