[发明专利]减少JPEG编解码行缓冲容量的方法有效
申请号: | 201810916908.5 | 申请日: | 2018-08-13 |
公开(公告)号: | CN108881923B | 公开(公告)日: | 2021-03-12 |
发明(设计)人: | 刘晓航;周明拓 | 申请(专利权)人: | 昆山动芯微电子有限公司 |
主分类号: | H04N19/625 | 分类号: | H04N19/625;H04N19/433 |
代理公司: | 北京凯特来知识产权代理有限公司 11260 | 代理人: | 郑立明;郑哲 |
地址: | 215333 江苏省苏州*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 减少 jpeg 解码 缓冲 容量 方法 | ||
1.一种减少JPEG编解码行缓冲容量的方法,其特征在于,包括:
编码阶段,对于读入的一帧图像,将其第0~第7行图像数据依次写入编码行缓冲模块,编码行缓冲模块中地址指针从s=0开始,每写入一个像素数据地址指针s增加1;当前8行图像数据写入后,按照JPEG编码所需的8x8的数据单元送出图像数据;同时,编码行缓冲模块开始写入第8~第15行图像数据,并按照控制读写地址变换逻辑,来控制数据存取调度;对于后续的行图像数据,根据行号所属范围,按照第0~第7行或者第8~第15行的方式来进行读写地址控制,从而基于一块编码行缓冲模块实现编码阶段的行数据缓冲;
解码阶段采用与编码阶段相同的读写地址变换逻辑,从而基于一块解码行缓冲模块实现解码阶段的行数据缓冲。
2.根据权利要求1所述的一种减少JPEG编解码行缓冲容量的方法,其特征在于,
编码阶段,当编码行缓冲模块写入8行图像数据后,按照JPEG编码所需的8×8的数据单元DU送出图像数据,8行图像数据共有n/8个DU;假设图像数据的分辨率为n x m,m、n分别为行、列总数;
8×8的数据单元的编号如下:第1行编号为D00、D01,...,D07;第2行编号为D10、D11,...,D17;依次类推,第8行编号为D70、D71,...,D77。
3.根据权利要求2所述的一种减少JPEG编解码行缓冲容量的方法,其特征在于,n/8个数据单元中各图像数据在编码行缓冲模块的读地址如下:
DU0中各图像数据在编码行缓冲模块的读地址如下:
D00~D07:读地址依次为0~7;
D10~D17:读地址依次为n~n+7;
D20~D27:读地址依次为2n~2n+7;
D30~D37:读地址依次为3n~3n+7;
D40~D47:读地址依次为4n~4n+7;
D50~D57:读地址依次为5n~5n+7;
D60~D67:读地址依次为6n~6n+7;
D70~D77:读地址依次为7n~7n+7;
DU1中各图像数据在编码行缓冲模块的读地址如下:
D00~D07:读地址依次为8~15;
D10~D17:读地址依次为n+8~n+15;
D20~D27:读地址依次为2n+8~2n+15;
D30~D37:读地址依次为3n+8~3n+15;
D40~D47:读地址依次为4n+8~4n+15;
D50~D57:读地址依次为5n+8~5n+15;
D60~D67:读地址依次为6n+8~6n+15;
D70~D77:读地址依次为7n+8~7n+15;
依次类推,DU(n/8)-1中各图像数据在编码行缓冲模块的读地址如下:
D00~D07:读地址依次为(n-8)~(n-1);
D10~D17:读地址依次为(2n-8)~(2n-1);
D20~D27:读地址依次为(3n-8)~(3n-1);
D30~D37:读地址依次为(4n-8)~(4n-1);
D40~D47:读地址依次为(5n-8)~(5n-1);
D50~D57:读地址依次为(6n-8)~(6n-1);
D60~D67:读地址依次为(7n-8)~(7n-1);
D70~D77:读地址依次为(8n-8)~(8n-1)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆山动芯微电子有限公司,未经昆山动芯微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810916908.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:解码显著性图的装置和方法、编码装置和方法及存储介质
- 下一篇:数据传输设备