[发明专利]一种多线程模式下的快速段式编址配置和访问方法有效
申请号: | 201810929684.1 | 申请日: | 2018-08-15 |
公开(公告)号: | CN109240702B | 公开(公告)日: | 2022-06-14 |
发明(设计)人: | 沈莉;王飞;钱宏;管茂林;肖谦 | 申请(专利权)人: | 无锡江南计算技术研究所 |
主分类号: | G06F8/41 | 分类号: | G06F8/41 |
代理公司: | 北京品源专利代理有限公司 11332 | 代理人: | 孟金喆 |
地址: | 214000 江苏*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 多线程 模式 快速 段式 配置 访问 方法 | ||
1.一种多线程模式下的快速段式编址配置和访问方法,其特征在于,包括如下步骤:
S101、用户程序中使用存储层次关键字;
S102、编译器识别并处理用户程序中的关键字;
S103、链接器处理重定位信息及多层次数据段;
S104、加载器内存加载;
S105、程序运行时读取内部寄存器;
步骤S102具体包括:编译器识别用户程序中存储层次相应的关键字,不同存储层次变量放到不同的数据段;用户程序中使用存储层次变量时,编译器生成读取内部寄存器指令,获取对应的数据段基址;
步骤S103具体包括:链接器将多层次存储类型变量放到对应的数据段,根据变量地址处理寻址指令的重定位信息;
步骤S104具体包括:加载器加载程序时识别出存储层次相应数据段,将不同的数据段基址存储到对应的CPU内部寄存器;
步骤S105具体包括:程序运行中遇到存储层次类型变量时,读取内部寄存器,获取变量对应的数据段基址。
2.根据权利要求1所述的多线程模式下的快速段式编址配置和访问方法,其特征在于,步骤S101具体包括:用户程序中在存储层次类型定义前面加上相应的关键字。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡江南计算技术研究所,未经无锡江南计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810929684.1/1.html,转载请声明来源钻瓜专利网。