[发明专利]存储器系统及其操作方法有效
申请号: | 201810939636.0 | 申请日: | 2018-08-17 |
公开(公告)号: | CN109947357B | 公开(公告)日: | 2022-05-06 |
发明(设计)人: | 李钟容;李永式;池大根 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 张晶;赵赫 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 系统 及其 操作方法 | ||
1.一种存储器系统,包括:
半导体存储器装置,包括多个半导体存储器,并且响应于接收到的多个内部命令而操作;以及
控制器,响应于从主机接收的多个命令而生成所述多个内部命令并对所述多个内部命令进行排队,并且生成并存储主位图,所述主位图包括关于针对排队的所述多个内部命令中的内部命令,在所述半导体存储器装置中未被执行的未执行操作的信息,
其中当从所述主机接收到清除命令时,所述控制器使用当前主位图来生成与所述清除命令对应的清除位图,并且当所述半导体存储器装置完成所述未执行的操作时,所述控制器清空所述清除位图,以及其中所述主位图具有分别与所述多个半导体存储器对应的多个主位,每个主位指示对相应半导体存储器的未执行操作。
2.根据权利要求1所述的存储器系统,其中所述控制器包括处理器,当从所述主机输入所述多个命令时,所述处理器生成用于控制所述半导体存储器装置的所述多个内部命令,并将所述多个内部命令输出到所述半导体存储器装置,并且当所述半导体存储器装置完成所述多个内部命令的操作时,所述控制器从所述半导体存储器装置接收操作完成信号。
3.根据权利要求2所述的存储器系统,其中所述处理器包括处理器单元,所述处理器单元生成所述多个内部命令,并且根据优先级顺序对所述多个内部命令进行排列和排队。
4.根据权利要求3所述的存储器系统,其中所述处理器单元生成与所述多个内部命令对应的多个局部位图,
其中所述多个局部位图中的每一个配置有分别与包括在所述半导体存储器装置中的所述多个半导体存储器对应的位,
其中与将执行所述多个内部命令中的对应的内部命令的半导体存储器对应的位被标记为设定值。
5.根据权利要求4所述的存储器系统,其中所述处理器单元进一步包括局部存储器,所述局部存储器存储所述多个局部位图。
6.根据权利要求4所述的存储器系统,其中所述处理器单元将命令槽编号分配给所述多个局部位图中的每一个,并且将各自分配有所述命令槽编号的所述多个局部位图作为多个命令槽存储。
7.根据权利要求4所述的存储器系统,其中所述处理器单元通过组合所述多个局部位图来生成所述主位图,并且当生成新的局部位图时更新所述主位图。
8.根据权利要求7所述的存储器系统,其中所述处理器单元接收所述操作完成信号,在所述多个局部位图中删除与所述操作完成信号对应的局部位图,并且在所述主位图中,将与已经完成操作的半导体存储器对应的位清空为初始值。
9.根据权利要求7所述的存储器系统,其中所述清除位图包括指示所述清除位图是与所述清除命令对应的位图的使能位、指示所述清除位图的分配的命令槽编号的槽编号位以及位图数据位。
10.根据权利要求9所述的存储器系统,其中所述处理器单元通过复制所述主位图的位图数据位来生成所述清除位图的位图数据位。
11.根据权利要求10所述的存储器系统,其中所述处理器单元将所述清除位图的位图数据位中与已经完成操作的半导体存储器对应的位清空为初始值。
12.根据权利要求11所述的存储器系统,其中当所述清除位图的位图数据位全部被重置为初始值时,所述处理器单元将清除命令处理完成信号传输到所述主机。
13.根据权利要求11所述的存储器系统,其中当所述清除位图的位图数据位全部被重置为初始值时,所述处理器单元删除所述清除位图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810939636.0/1.html,转载请声明来源钻瓜专利网。