[发明专利]功率放大电路有效
申请号: | 201810957438.7 | 申请日: | 2018-08-21 |
公开(公告)号: | CN109428561B | 公开(公告)日: | 2022-12-30 |
发明(设计)人: | 山田孝;本多悠里;田中聪 | 申请(专利权)人: | 株式会社村田制作所 |
主分类号: | H03F3/24 | 分类号: | H03F3/24;H03F3/21;H03F1/32;H03F1/26 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 朴云龙 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 功率 放大 电路 | ||
本发明提供一种能够使高次谐波在宽频段衰减的功率放大电路。功率放大电路具备:功率放大器,将输入信号放大,并从输出端子输出放大信号;第一滤波器电路,具有使放大信号的N倍波衰减的频率特性,其中,N为2以上的整数;以及第二滤波器电路,具有使放大信号的N倍波衰减的频率特性,第一滤波器电路包含串联连接在输出端子与接地之间的第一电容器以及第一电感器,第二滤波器电路包含串联连接在输出端子与接地之间的第二电容器以及第二电感器。
技术领域
本发明涉及功率放大电路。
背景技术
在便携式电话等移动体通信机中,一般搭载有使用了晶体管的功率放大电路。已知,在这样的功率放大电路中,通过使被放大了的发送信号包含的高次谐波分量衰减,从而发送信号的线性提高。
例如,在专利文献1公开了如下结构,即,在放大器的输出侧设置了使发送信号的二倍波、三倍波、四倍波等高次谐波分量与接地短路的多个高次谐波终端电路。
在先技术文献
专利文献
专利文献1:美国专利申请公开第2013/0029619号说明书
发明内容
发明要解决的课题
作为这样的高次谐波终端电路的一个具体例,有如下的滤波器电路,即,具有在应衰减的高次谐波的频率处成为低阻抗那样的频率特性。然而,近年来,因为便携式电话等中的传输容量的增加,所以例如像在CA(Carrier Aggregation,载波聚合)技术中看到的那样,所使用的频带的数目越来越增加。因此,应衰减的高次谐波的频段也变宽,若利用专利文献1所示的结构,则衰减的高次谐波的频段有可能变得不充分。
本发明是鉴于这样的情形而完成的,其目的在于,提供一种能够使高次谐波在宽频段衰减的功率放大电路。
用于解决课题的技术方案
为了达成这样的目的,本发明的一个侧面涉及的功率放大电路具备:功率放大器,将输入信号放大,并从输出端子输出放大信号;第一滤波器电路,具有使放大信号的N倍波(N为2以上的整数)衰减的频率特性;以及第二滤波器电路,具有使放大信号的N倍波衰减的频率特性,第一滤波器电路包含串联连接在输出端子与接地之间的第一电容器以及第一电感器,第二滤波器电路包含串联连接在输出端子与接地之间的第二电容器以及第二电感器。
发明效果
根据本发明,能够提供一种能够使高次谐波在宽频段衰减的功率放大电路。
附图说明
图1是本发明的第一实施方式涉及的功率放大电路的电路图。
图2是示出结构例B涉及的滤波器电路HT1、HT2的频率特性的仿真结果的图。
图3是示出结构例C涉及的滤波器电路HT1、HT2的频率特性的仿真结果的图。
图4是示出结构例B以及比较例中的晶体管Q2的集电极的负载阻抗的轨迹的史密斯圆图。
图5是示出结构例A、结构例B以及比较例中的ACLR特性的仿真结果的曲线图。
图6是示出结构例A以及结构例B中的基波附近的频率特性的仿真结果的图。
图7是示出结构例A以及结构例B中的功率附加效率的仿真结果的一个例子的曲线图。
图8是本发明的第二实施方式涉及的功率放大电路的电路图。
图9是示出功率放大电路100B中的晶体管Q2的集电极的负载阻抗的轨迹的史密斯圆图。
图10是本发明的第三实施方式涉及的功率放大电路的电路图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于株式会社村田制作所,未经株式会社村田制作所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810957438.7/2.html,转载请声明来源钻瓜专利网。