[发明专利]数据处理装置在审
申请号: | 201810985164.2 | 申请日: | 2018-08-28 |
公开(公告)号: | CN110634515A | 公开(公告)日: | 2019-12-31 |
发明(设计)人: | 洪显星 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22;G11C11/418;G11C11/419 |
代理公司: | 11270 北京派特恩知识产权代理有限公司 | 代理人: | 康艳青;姚开丽 |
地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;TW |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电路元件 输入/输出接口 使能信号 信号产生器 数据处理装置 数据传播 传播方向 方向间隔 输出数据 地连接 配置 传播 传送 | ||
本公开提供一种数据处理装置。数据处理装置包括:信号产生器,被配置成传送使能信号;以及多个电路元件,排列成由多个行形成的阵列,所述多个行沿一方向间隔开,多个电路元件中的每一者被配置成从信号产生器接收使能信号并作为接收使能信号的结果而输入及输出数据。装置还包括输入/输出接口,输入/输出接口能够操作地连接到多个电路元件且被定位成在相对于所述多个行所间隔开的方向的第一方向上从输入/输出接口向电路元件传播数据并在相对于所述第一方向的第二方向上接收从电路元件传播到输入/输出接口的数据。信号产生器维持使能信号的传播方向相对于数据传播方向的关系而不论数据传播方向如何。
技术领域
本公开大体来说涉及电子电路中的定时输入及输出操作以及电路。本公开更具体来说涉及性能及可靠性提高的存储器读取及写入方法以及设备。
背景技术
用于存储器装置(例如,存储器阵列)的某些定时输入及输出操作(例如,读取操作及写入操作)需要使用与时钟脉冲同步的输入事件和/或输出事件。在对存储器阵列进行读取及写入过程中,举例来说,可对用于相应的存储器单元行的驱动器应用时钟脉冲训练,从而在每一时钟脉冲处对所选择行的读取操作或写入操作进行使能。可通过缩短时钟循环以及减少时钟脉冲与相应的读取操作或写入操作之间的时间推移来实现快速的且可靠的读取操作及写入操作。
发明内容
本公开的数据处理装置包括信号产生器、多个电路元件以及输入输出接口。信号产生器被配置成传送使能信号。多个电路元件排列成由多个行形成的阵列,多个行沿一方向被间隔开,所述行中的每一行包括多个电路元件中的至少一者,多个电路元件中的每一者被配置成从信号产生器接收使能信号并而输入以及输出作为接收使能信号的结果的数据。输入输出接口,被操作地连接到多个电路元件,输入输出接口与电路元件被相互排列成在第一方向上从输入输出接口向电路元件传播数据并在第二方向上接收从电路元件传播到输入输出接口的数据。信号产生器被定位以及配置成在第三方向上向多个电路元件传播使能信号。信号产生器以及输入输出接口被定位和配置成使第三方向相对于第二方向保持与第三方向相对于第一方向相同。
本公开的存储器装置包括多个存储器单元、信号产生器以及输入输出接口。多个存储器单元中的每一者被配置成在写入操作中输入数据以及在读取操作中输出数据,存储器单元排列成由多个行所形成的阵列,所述多个行沿第一方向被间隔开,所述多个行中的每一行包括存储器单元中的至少一者。信号产生器被配置成向所述多行存储器单元中的每一行供应使能信号以对数据的输入以及输出进行使能。输入输出接口位于靠近阵列的一侧,被操作地连接到多个存储器单元。输入输出接口被配置成在写入操作中在所述第一方向上从输入输出接口向存储器单元传播数据,以及在读取操作中接收在与所述第一方向相反的第二方向上从存储器单元传播数据到输入输出接口。信号产生器与阵列被相互排以在一方向上将传播使能信号到存储器单元的多个行,其中所述方向在写入操作中与所述第一方向的方向关系相同,所述方向在读取操作中与所述第二方向的方向关系相同。
本公开用于存储器装置的数据输入以及输出方法包括:写入操作,包括在第一方向上将数据从输入输出接口传播到由多个存储器装置形成的阵列,并且将数据写入到存储器装置,多个存储器装置被设置成与输入输出接口的距离依次增大;读取操作,包括读取来自于多个存储器装置的数据并且在第二方向上将被读取的数据从存储器装置传播到输入输出接口;向多个存储器装置传播使能信号来使能存储器装置,以在写入操作中输入数据以及在读取操作中输出数据;以及在读取操作以及写入操作中维持使能信号的传播方向相对于数据传播方向。
附图说明
结合附图阅读以下详细说明,会最好地理解本公开的各个方面。应注意,根据本行业中的标准惯例,各种特征并非按比例绘制。事实上,为论述清晰起见,可任意增大或减小各种特征的尺寸。
图1示出根据一些实施例的存储器装置的示意图。
图2示出根据一些实施例的存储器装置的示意图,其中示出关于字线驱动器及字线-使能时钟脉冲产生器的细节。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201810985164.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种低成本声音驱动系统及方法
- 下一篇:可编程多功能自旋逻辑加法器/减法器