[发明专利]一种高速数据加密NVMe-SATA转换器电路有效

专利信息
申请号: 201810994587.0 申请日: 2018-08-27
公开(公告)号: CN109240952B 公开(公告)日: 2022-02-15
发明(设计)人: 曲哲;万星;徐川;杨博;许静雯;董其金;郭慧波;邓威;罗崇;安东博 申请(专利权)人: 北京计算机技术及应用研究所
主分类号: G06F13/16 分类号: G06F13/16;G06F13/42
代理公司: 中国兵器工业集团公司专利中心 11011 代理人: 张然
地址: 100854*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 高速 数据 加密 nvme sata 转换器 电路
【权利要求书】:

1.一种高速数据加密NVMe-SATA转换器电路,其特征在于,包括:NVMe控制器、系统总控制器、片内缓存、SATA控制器、加解密引擎以及密钥注入单元;加解密引擎包括:加解密引擎控制器、加解密计算单元以及高速缓存寄存器;

主机通过NVMe控制器进行初始化配置,密钥注入单元将初始密钥注入系统总控制器进行密钥的分发,NVMe控制器分别将接受的命令与数据通过系统总控制器发送至片内缓存与SATA控制器中,加解密引擎控制器根据系统总控制器配置的命令参数从片内缓存中搬运数据至高速缓存寄存器中去,以及从高速缓存寄存器读取数据,写入至片内缓存中,高速缓存寄存器将数据整理为相应的数据格式写入至加解密计算单元进行加解密处理过程,将结果写回片内缓存,经SATA控制器写入至固态盘中或将解密的数据经NVMe控制器输出;

系统总线控制器查询加解密引擎的状态使能信号,获取每个加解密引擎的状态,并调用闲置的加解密引擎进行加解密运算。

2.如权利要求1所述的高速数据加密NVMe-SATA转换器电路,其特征在于,NVMe控制器与系统总控制器双向连接,密钥注入单元与系统总控制器单向连接,系统总控制器与片内缓存双向连接,系统总控制器与加解密引擎双向连接,系统总控制器与SATA控制器单向连接,片内缓存与加解密引擎双向连接,片内缓存与SATA控制器双向连接,加解密引擎控制器与高速缓存寄存器双向连接,加解密引擎控制器与加解密计算单元双向连接,加解密计算单元与高速缓存寄存器双向互联。

3.如权利要求1所述的高速数据加密NVMe-SATA转换器电路,其特征在于,系统总线控制器能够将NVMe控制器传输的读写数据写入片内缓存的特定地址,NVMe控制器传输的读写数据按照片内缓存的特定地址进行读写操作。

4.如权利要求1所述的高速数据加密NVMe-SATA转换器电路,其特征在于,系统总线控制器持续查询加解密引擎的状态使能信号,获取每个加解密引擎的计算状态,跳转到可读或可写的状态并记录可供使用的加解密引擎数量资源,根据NVMe控制器发送的读写命令与数据长度,激活闲置的加解密引擎使能信号。

5.如权利要求1所述的高速数据加密NVMe-SATA转换器电路,其特征在于,系统总线控制器根据每个加解密引擎单元的实际状态,选择相应加解密引擎单元的加解密引擎控制器施加控制信号,使得加解密引擎控制器从片内缓存相应位置读写数据。

6.如权利要求1所述的高速数据加密NVMe-SATA转换器电路,其特征在于,系统总线控制器能够将NVMe控制器解析的相应读写命令写入至SATA控制器中。

7.如权利要求1所述的高速数据加密NVMe-SATA转换器电路,其特征在于,SATA控制器按照接收的读写命令从片内缓存中读写相应的数据。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京计算机技术及应用研究所,未经北京计算机技术及应用研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201810994587.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top