[发明专利]一种可扩展式物理编码子层有效
申请号: | 201811020363.6 | 申请日: | 2018-09-03 |
公开(公告)号: | CN110875798B | 公开(公告)日: | 2022-08-02 |
发明(设计)人: | 王鹏;吴涛;高鹏 | 申请(专利权)人: | 中国科学院上海高等研究院 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 上海光华专利事务所(普通合伙) 31219 | 代理人: | 徐秋平 |
地址: | 201210 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 扩展 物理 码子 | ||
1.一种可扩展式物理编码子层,其特征在于,包括:
至少一个单链逻辑模块,用于实现物理编码子层的主逻辑功能;
外围逻辑模块,与所述单链逻辑模块相连,用于适配所述单链逻辑模块和外部接口;
所述单链逻辑模块包括逻辑功能单元和配置模块;所述配置模块用于与外部接口相连,以实现对所述逻辑功能单元的配置;
所述外围逻辑模块包括链路自协商模块、时钟复位模块、配置模块、单链逻辑模块配置单元、传输分路模块、通道对齐模块和链路重建模块;所述配置模块用于通过例化参数的方式调整所支持的单链逻辑模块的数量;所述单链逻辑模块配置单元用于配置单链逻辑模块的位宽和时钟结构;所述通道对齐模块用于完成由单链逻辑模块输入数据的同步对齐处理;所述链路重建模块用于调整同步对齐后的数据的位宽或频率以与外部接口适配;所述传输分路模块用于将外部接口输入的数据转发为几路数据以与单链逻辑模块适配。
2.根据权利要求1所述的可扩展式物理编码子层,其特征在于:所述逻辑功能单元适配多种Serdes协议。
3.根据权利要求1所述的可扩展式物理编码子层,其特征在于:所述逻辑功能单元采用收发双向数据通路。
4.根据权利要求3所述的可扩展式物理编码子层,其特征在于:所述收发双向数据通路包括第一FIFO模块、RS编码和速率适配模块、线路编码和扰码模块、第二FIFO模块、RS解码和速率适配模块,以及线路解码和解扰模块;所述第一FIFO模块、所述RS编码和速率适配模块与所述线路编码和扰码模块依次相连;所述第二FIFO模块、所述RS解码和速率适配模块与所述线路解码和解扰模块依次相连。
5.根据权利要求1所述的可扩展式物理编码子层,其特征在于:所述单链逻辑模块之间彼此独立。
6.根据权利要求1所述的可扩展式物理编码子层,其特征在于:所述物理编码子层适用于标准PCS协议。
7.根据权利要求1所述的可扩展式物理编码子层,其特征在于:所述物理编码子层适用于自定义的PCS透传传输机制。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院上海高等研究院,未经中国科学院上海高等研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811020363.6/1.html,转载请声明来源钻瓜专利网。