[发明专利]存储空间配置方法、装置、计算机设备及存储介质有效
申请号: | 201811031820.1 | 申请日: | 2018-09-05 |
公开(公告)号: | CN109343792B | 公开(公告)日: | 2022-03-29 |
发明(设计)人: | 杨志佳;冯元元;刘坚 | 申请(专利权)人: | 深圳忆联信息系统有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06 |
代理公司: | 深圳市精英专利事务所 44242 | 代理人: | 冯筠 |
地址: | 518067 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储空间 配置 方法 装置 计算机 设备 存储 介质 | ||
本申请涉及一种存储空间配置方法、装置、计算机设备和存储介质,其中该方法通过对存储空间中的所有存储区域分别进行存储区域的配置,存储区域的配置包括:配置存储区域的属性信息。运行测试函数,并根据当前的属性配置信息计算出测试函数的运行时间。对存储空间中的所有存储区域中的属性信息进行重新配置,并重复运行测试函数,并根据当前的属性配置信息计算出测试函数的运行时间的步骤。对所有的属性配置信息对应的测试函数的运行时间进行比较,将运行时间最短对应的属性配置信息保存在闪存中。本发明实现了根据运行测试函数所需时间的长短确定出最佳的属性配置信息,使得系统运行在最高效的状态,减少系统运行时间,提升效率。
技术领域
本发明涉及计算机技术领域,特别是涉及一种存储空间配置方法、装置、计算机设备和存储介质。
背景技术
随着计算机存储技术的发展,存储器保护单元(MPU,Memory Protection Unit)技术的运用越来越广泛。MPU中一个域就是一些属性值及其对应的一片内存。这些属性包括:起始地址、长度、读写权限以及缓存等。ARM Cortex内核的CPU包含一个可选的MPU,MPU可以为微控制器或片上系统提供存储器保护特性,MPU可以定义存储器访问特征,例如不同区域的缓冲、缓存和共享行为等。
在传统技术中,内存访问规则通常采用固定的配置方法,而在Cortex内核架构中,存储器可以具有两级缓存:内部缓存和外部缓存。它们之间可以有不同的缓存策略,存储器属性种类高达十多种,如果只按固定的方式配置存储器属性,则CPU无法运行在最高效的状态,进而导致了系统运行时间长,效率低的问题。
发明内容
基于此,有必要针对上述技术问题,提供一种高效的存储空间配置方法、装置、计算机设备和存储介质。
一种存储空间配置方法,所述方法包括:
获取存储空间配置请求;
对所述存储空间中的所有存储区域分别进行存储区域的配置;所述存储区域的配置包括:配置所述存储区域的属性信息;
运行测试函数,并根据当前的属性配置信息计算出测试函数的运行时间;
对所述存储空间中的所有存储区域中的属性信息进行重新配置,并重复运行测试函数,并根据当前的属性配置信息计算出测试函数的运行时间的步骤;
对所有的属性配置信息对应的测试函数的运行时间进行比较,将运行时间最短对应的属性配置信息保存在闪存中。
在其中一个实施例中,在将运行时间最短对应的属性配置信息保存在闪存中的步骤之后还包括:
将所述存储空间的MPU标志位信息设置为真;
将CPU进行复位;
读取所述闪存中保存的属性配置信息,并配置相应的寄存器以使完成对存储空间的配置。
在其中一个实施例中,在获取存储空间配置请求的步骤之后包括:
获取所述存储空间的MPU标志位信息;
判断所述MPU标志位信息是否为真;
若所述MPU标志位信息不为真,则执行所述对所述存储空间中的所有存储区域分别进行存储区域的配置的步骤。
在其中一个实施例中,在判断所述MPU标志位信息是否为真的步骤之后还包括:
若所述MPU标志位信息为真,则从闪存中读取存储空间配置信息;
配置相应的寄存器以完成所述存储空间的配置。
在其中一个实施例中,所述存储区域的配置还包括:
配置所述存储区域的基地址和大小。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳忆联信息系统有限公司,未经深圳忆联信息系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811031820.1/2.html,转载请声明来源钻瓜专利网。