[发明专利]获取存储模块通信接口边界的方法及系统有效
申请号: | 201811037335.5 | 申请日: | 2018-09-06 |
公开(公告)号: | CN109144909B | 公开(公告)日: | 2021-10-19 |
发明(设计)人: | 冯杰;张坤 | 申请(专利权)人: | 晶晨半导体(上海)股份有限公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16 |
代理公司: | 上海申新律师事务所 31272 | 代理人: | 俞涤炯 |
地址: | 201203 上海市浦东新区张江*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 获取 存储 模块 通信 接口 边界 方法 系统 | ||
本发明公开了获取存储模块通信接口边界的方法及系统,属于通信技术领域。获取存储模块通信接口边界的方法为在所述采样时钟为默认相位时,对所述通信接口进行延时处理,识别所述通信接口的通信状态;当所述通信接口的通信状态正常时,调节所述采样时钟的相位,对所述通信接口进行延时处理,获取所述通信接口的边界。本发明通过调整控制单元的通信接口的采样时钟的相位,以及对通信接口进行延时处理,达到找到通信接口的边界的目的,以便于根据通信接口的边界对信号线进行调整,提高存储模块的稳定性。
技术领域
本发明涉及通信技术领域,尤其涉及一种获取存储模块通信接口边界的方法及系统。
背景技术
在SDIO(Secure Digital Input and Output Card,安全数字输入输出卡)接口使用中,随着频率的增加,SDIO稳定性的问题也慢慢暴露出来。由于SDIO最高频率为200Mhz,一个有效数据周期在5ns(纳秒)左右,然而,对SOC芯片(System-on-a-Chip)读设置(传统方式是根据经验值设置SDIO的读设置)的调整很少能覆盖5ns,无法获取读数据的窗口边界,以及每根信号线的特点,因此也无法准确的对信号线进行调整提高SDIO的稳定性。
发明内容
针对无法获取通信接口边界的问题,现提供一种旨在实现可获取存储模块通信接口边界的方法及系统。
一种获取存储模块通信接口边界的方法,所述存储模块包括存储单元和控制单元,根据所述控制单元的采样时钟的上升沿对所述控制单元的通信接口进行采样;所述方法包括下述步骤:
在所述采样时钟为默认相位时,对所述通信接口进行延时处理,识别所述通信接口的通信状态;
当所述通信接口的通信状态正常时,调节所述采样时钟的相位,对所述通信接口进行延时处理,获取所述通信接口的边界。
优选的,所述当所述通信接口的通信状态正常时,调节所述采样时钟的相位,对所述通信接口进行延时处理,获取所述通信接口的边界,包括:
a1.当所述通信接口的通信状态正常时,对所述采样时钟的当前相位进行90度的相移调整;
a2.对所述通信接口进行延时处理;
a3.识别所述通信接口的通信状态,当所述通信接口的通信状态正常时,返回执行步骤a1;当所述通信接口的通信状态异常时,执行步骤a4;
a4.根据所述默认相位与当前相位之间的相位差以及延时阶梯个数计算所述通信接口的边界时刻。
优选的,在所述步骤a4中根据所述默认相位与当前相位之间的相位差以及延时阶梯个数计算所述通信接口的边界时刻,包括:
根据所述默认相位与当前相位之间的相位差以及所述通信接口中每个数据接口的延时阶梯个数分别计算每个数据接口的边界时刻;
根据所述默认相位与当前相位之间的相位差以及所述通信接口中控制接口的延时阶梯个数计算控制接口的边界时刻。
优选的,所述通信状态异常表示所述通信接口不能正常通信。
本发明还提供了一种获取存储模块通信接口边界的系统,所述存储模块包括存储单元和控制单元,根据所述控制单元的采样时钟的上升沿对所述控制单元的通信接口进行采样;包括:
处理单元,用于在所述采样时钟为默认相位时,对所述控制单元的通信接口进行延时处理;
识别单元,用于识别所述通信接口的通信状态;
相位调节单元,用于当所述通信接口的通信状态正常时,调节采样时钟的相位;
所述处理单元还用于对所述通信接口进行延时处理,获取所述通信接口的边界。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于晶晨半导体(上海)股份有限公司,未经晶晨半导体(上海)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811037335.5/2.html,转载请声明来源钻瓜专利网。