[发明专利]为来自主机的读取请求提供短的读取响应时间的存储设备在审
申请号: | 201811043687.1 | 申请日: | 2018-09-07 |
公开(公告)号: | CN109471819A | 公开(公告)日: | 2019-03-15 |
发明(设计)人: | 李哲承;禹成勋;韩奎旭;金大贤 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F13/28 | 分类号: | G06F13/28 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 周泉 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 第二存储器 控制器 存储器件 读取请求 存储设备 直接存储器访问 读取 控制器通信 读取命令 互斥 通信 主机 发送 关联 共享 响应 | ||
1.一种存储设备,包括:
第一存储器件,连接到多个通道中的一个通道;
第二存储器件,连接到所述一个通道;以及
控制器,被配置为通过所述一个通道与所述第一存储器件通信或者通过所述一个通道与所述第二存储器件通信,使得与所述第一存储器件的通信和与所述第二存储器件的通信是互斥的,其中
当所述控制器在处理针对所述第一存储器件的直接存储器访问DMA操作时接收到针对所述第二存储器件的读取请求时,所述控制器还被配置为暂停所述DMA操作,并向所述第二存储器件发送与所述读取请求相关联的读取命令。
2.根据权利要求1所述的存储设备,还包括:
多个存储器件,所述多个存储器件中的每个存储器件通过所述多个通道之一连接到所述控制器,其中:
所述多个通道与通信线路相关联,所述通信线路被配置为在所述第一存储器件、所述第二存储器件、所述多个存储器件以及所述控制器之间传送数据,以及
所述第一存储器件、所述第二存储器件以及所述多个存储器件中的一组存储器件共享所述多个通道之一。
3.根据权利要求1所述的存储设备,其中:
当执行所述第一存储器件与所述控制器之间的通信时,不执行所述第二存储器件与所述控制器之间的通信,以及
当执行所述第二存储器件与所述控制器之间的通信时,不执行所述第一存储器件与所述控制器之间的通信。
4.根据权利要求1所述的存储设备,其中,所述DMA操作包括DMA写入操作和DMA读取操作中的至少一个,所述DMA写入操作用于在没有主机干预的情况下将数据存储在所述第一存储器件中,所述DMA读取操作用于在没有主机干预的情况下从所述第一存储器件输出数据。
5.根据权利要求1所述的存储设备,其中,从主机接收所述读取请求,从而输出存储在所述第二存储器件中的数据。
6.根据权利要求1所述的存储设备,其中:
所述第二存储器件包括:
存储单元,所述存储单元中的每一个存储单元被配置为存储数据位;以及
页缓冲器,被配置为临时存储从所述存储单元读取的数据,以及
所述第二存储器件还被配置为响应于所述读取命令将从所述存储单元读取的数据临时存储在所述页缓冲器中。
7.根据权利要求1所述的存储设备,其中,所述控制器还被配置为:在将所述读取命令发送到所述第二存储器件之后,恢复暂停的DMA操作。
8.根据权利要求7所述的存储设备,其中:
在所述控制器暂停所述DMA操作之前,所述第一存储器件通过所述DMA操作部分地存储要存储在所述第一存储器件中的数据或者部分地输出要从所述第一存储器件输出的数据,以及
在所述控制器恢复暂停的DMA操作之后,所述第一存储器件存储或输出除部分地存储或输出的数据之外的剩余数据。
9.根据权利要求7所述的存储设备,其中,在完成恢复的DMA操作之后,所述第二存储器件还被配置为基于所述读取命令输出数据。
10.根据权利要求7所述的存储设备,其中,当在所述控制器处理恢复的DMA操作时经过了参考时间时,所述控制器还被配置为再次暂停恢复的DMA操作,使得所述第二存储器件基于所述读取命令输出数据。
11.根据权利要求10所述的存储设备,其中,在所述第二存储器件基于所述读取命令完全输出数据之后,所述控制器还被配置为恢复再次暂停的DMA操作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811043687.1/1.html,转载请声明来源钻瓜专利网。