[发明专利]一种分频电路、分频装置及电子设备有效
申请号: | 201811050602.2 | 申请日: | 2018-09-10 |
公开(公告)号: | CN109167597B | 公开(公告)日: | 2023-09-01 |
发明(设计)人: | 杨波 | 申请(专利权)人: | 佛山科学技术学院 |
主分类号: | H03K23/40 | 分类号: | H03K23/40 |
代理公司: | 广州新诺专利商标事务所有限公司 44100 | 代理人: | 许英伟 |
地址: | 528225 广东省佛山市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 分频 电路 装置 电子设备 | ||
1.一种分频电路,其特征在于,所述分频电路的分频范围为[fi/801,fi/2],其中,输入时钟信号的频率为fi,包括:N位二进制计数器、反相加法电路、电压比较器、可调电位器和D触发器;其中,所述N位二进制计数器和所述D触发器采用不同触发条件进行触发,反相加法电路的输入端数量小于或等于二进制计数器输出端的数量;
所述N位二进制计数器从其输出端最低位开始的M位输出端按照权位由低到高的顺序依次与所述反相加法电路的M位输入端相连;其中,N和M均为整数,且1≤M≤N;
所述反相加法电路的输出端与所述电压比较器的反相输入端相连,所述电压比较器的同相输入端与所述可调电位器的滑动端相连,所述电压比较器的输出端与所述D触发器的数据输入端相连,所述D触发器的输出端与所述N位二进制计数器的复位端相连,所述可调电位器的第一接线端接地,第二接线端接标准电压;
当所述N位二进制计数器进行计数时,所述反相加法电路按照所述计数向所述电压比较器的反相输入端输入电压值递减的第一电压信号,所述可调电位器向所述电压比较器的同相输入端输入比较电压信号,所述电压比较器在所述第一电压信号小于所述比较电压信号时向所述D触发器输出高电平,使得所述D触发器发生翻转,所述D触发器的输出端输出一个脉冲以实现分频;其中,所述D触发器的输出端作为所述分频电路的输出端。
2.如权利要求1所述的分频电路,其特征在于,所述N位二进制计数器具有N个输出端,2≤N≤10。
3.如权利要求2所述的分频电路,其特征在于,所述反相加法电路包括:M个输入电阻、运算放大器和1个反馈电阻;其中,
所述N位二进制计数器的N个输出端中的第i输出端通过M个输入电阻中的第i电阻与所述运算放大器的反相输入端相连,所述运算放大器的同相输入端接地;所述第i电阻的电阻值是第i+1电阻的电阻值的两倍,i为整数,且1≤i≤M;
所述反馈电阻连接于所述运算放大器的反相输入端和输出端之间。
4.如权利要求3所述的分频电路,其特征在于,所述第i电阻的电阻值满足以下条件:
其中,R为预选的固定电阻值。
5.如权利要求1所述的分频电路,其特征在于,所述N位二进制计数器采用所述输入时钟信号的下降沿作为触发条件,所述D触发器采用所述输入时钟信号的上升沿作为触发条件。
6.如权利要求1所述的分频电路,其特征在于,所述N位二进制计数器采用所述输入时钟信号的上升沿作为触发条件,所述D触发器采用所述输入时钟信号的下降沿作为触发条件。
7.如权利要求1所述的分频电路,其特征在于,所述可调电位器包括线绕电位器。
8.如权利要求1所述的分频电路,其特征在于,所述N位二进制计数器为COMS集成计数器,所述D触发器为COMS集成D触发器。
9.一种分频装置,其特征在于,包括如权利要求1~8中任一项所述的分频电路。
10.一种电子设备,其特征在于,包括如权利要求9所述的分频装置。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于佛山科学技术学院,未经佛山科学技术学院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811050602.2/1.html,转载请声明来源钻瓜专利网。