[发明专利]数模转换器中的最低有效位动态元件匹配在审
申请号: | 201811064111.3 | 申请日: | 2018-09-12 |
公开(公告)号: | CN109586723A | 公开(公告)日: | 2019-04-05 |
发明(设计)人: | K·D·波尔顿;R·E·朱厄特 | 申请(专利权)人: | 是德科技股份有限公司 |
主分类号: | H03M1/66 | 分类号: | H03M1/66 |
代理公司: | 北京坤瑞律师事务所 11494 | 代理人: | 封新琴 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字输入 有效位 数模转换器 输出节点 抖动 动态元件 数模转换 唯一数字 输出 电荷 电荷源 减去 分段 匹配 抵消 电路 | ||
1.一种用于数模转换的电路(图1、图2、图3及图4),其包括:
第一数模转换器((DAC)105/205/305),其从分段为用于该第一DAC(105/205/305)的数字输入的最高有效位的第一组(125-127)和用于该数字输入的最低有效位的第二组(121-124)的多个第一电荷源(121-127)提供电荷;
多个第一开关器(131-137),其各自对应于该多个第一电荷源(121-127)中的不同第一电荷源并且基于该数字输入从该多个第一电荷源(121-127)中的该不同第一电荷源可变地提供电荷;
第二DAC(206/306/406);及
输出节点(108/208/308/408),
其中抖动(202/302)被添加到该第一DAC(105/205/305)的该数字输入并且用作该第二DAC(206/306/406)的唯一数字输入,且
在该输出节点(108/208/308/408)处从该第一DAC(105/205/305)的模拟输出中减去来自该第二DAC(206/306/406)的模拟输出以便抵消被添加到该第一DAC(105/205/305)的该抖动(202/302)。
2.权利要求1的电路,
其中对用于该最高有效位的该第一组(125-127)的第一电荷源(121-127)进行相等加权,且
对用于该最低有效位的该第二组(121-124)的第一电荷源(121-127)进行二进制加权。
3.权利要求2的电路,
其中用于第一样本的数字输入的该第一电荷源(121-127)中的一组电荷源可以与用于第二样本的相同数字输入的该第一电荷源(121-127)中的一组电荷源不同。
4.权利要求1的电路,其进一步包括:
该多个第一电荷源(121-127),
其中该第一电荷源(121-127)包括电流源。
5.权利要求2的电路,
其中该第二DAC(206/306/406)从多个第二电荷源(421-424)提供电荷,且
该第二电荷源(421-424)的数量等于用于该最低有效位的该第二组(121-124)的第一电荷源(121-127)的数量。
6.权利要求5的电路,
其中对该第二电荷源(421-424)及该第一电荷源(121-127)的该第二组(121-124)进行二进制加权。
7.权利要求1的电路,
其中该第一DAC(105/205/305)的该模拟输出和该第二DAC(206/306/406)的该模拟输出是差分信号。
8.权利要求1的电路,
其中该第二DAC(206/306/406)添加来自通过该第二DAC(206/306/406)的该唯一数字输入来控制的第二开关器(431-434)的电荷。
9.权利要求1的电路,
其中该抖动(202/302)包括L位伪随机抖动,其中L是该最低有效位的数量。
10.权利要求1的电路,
其中该第二DAC(206/306/406)从多个第二电荷源(421-424)提供电荷;
对该多个第一电荷源(121-127)的该第二组(121-124)不进行二进制加权;且
对该多个第二电荷源(421-424)不进行二进制加权。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于是德科技股份有限公司,未经是德科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811064111.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:模数转换器装置
- 下一篇:DAC输出信号初相位调节方法及多通道DAC同步方法