[发明专利]一种基于FPGA的Displayport信号产生装置及方法有效
申请号: | 201811071431.1 | 申请日: | 2018-09-14 |
公开(公告)号: | CN109448614B | 公开(公告)日: | 2021-09-28 |
发明(设计)人: | 赵勇;卢碧波;胡琨 | 申请(专利权)人: | 武汉帆茂电子科技有限公司 |
主分类号: | G09G3/00 | 分类号: | G09G3/00 |
代理公司: | 上海怡恩专利代理事务所(普通合伙) 31336 | 代理人: | 潘青青 |
地址: | 430000 湖北省武汉市东湖新技*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga displayport 信号 产生 装置 方法 | ||
1.一种基于FPGA的Displayport信号产生装置,其特征在于,包括AXI Lite并行图像参数接收模块,所述AXI Lite并行图像参数接收模块接收Displayport模组的寄存器配置参数;AXI Stream并行图像数据接收模块,所述AXI Stream并行图像数据接收模块根据Displayport模组类型的图像数据解码成RGB数据,并完成Displayport模组显示图像画面测试;软核处理器模块,所述软核处理器模块根据接收的Displayport模组的寄存器配置参数后进行Displayport模组的VCOM调节和EDID烧录,还包括图像时序生成模块,所述图像时序生成模块接收AXI Lite并行图像参数接收模块接收到的对应Displayport模组分辨率类型的寄存器配置参数生成时序控制信号,还包括图像数据存储管理模块,所述图像数据存储管理模块接收上述RGB数据并存储到外挂的DDR存储颗粒,以及接收AXI Lite并行图像参数接收模块接收到的切图指令,并根据图像时序生成模块输出的时序控制信号将图像对应编号的RGB数据从DDR存储颗粒中取出来,跟图像时序生成模块输出的时序控制信号一起送给Displayport信号协议层编码模块,所述软核处理器模块控制Displayport信号协议层编码模块中的AUX通信接口模块跟Displayport模组通信得到待测Displayport模组的数据位宽,通道数及速率信息。
2.如权利要求1所述的一种基于FPGA的Displayport信号产生装置,其特征在于,所述Displayport信号协议层编码模块将接收到的RGB数据和时序控制信号编码成Displayport协议格式的数据包。
3.如权利要求2所述的一种基于FPGA的Displayport信号产生装置,其特征在于;还包括Displayport物理层发送模块,所述Displayport物理层发送模块接收Displayport信号协议层编码模块输出的Displayport协议格式的数据包,并根据Displayport信号协议层编码模块中的AUX通信接口模块得到的通道数及速率信息生成速率匹配的Displayport串行信号,完成Displayport模组显示图像画面测试。
4.如权利要求3所述的一种基于FPGA的Displayport信号产生装置,其特征在于;
Displayport图像参数映射模块接收AXI Lite并行图像参数接收模块接收到的图像参数寄存器并存储在映射区。
5.如权利要求4所述的一种基于FPGA的Displayport信号产生装置,其特征在于;所述软核处理器模块接收Displayport图像参数映射模块映射区的图像参数后控制Displayport信号协议层编码模块中的AUX通信接口模块进行Displayport模组的VCOM调节和EDID烧录。
6.一种基于FPGA的Displayport信号产生方法,其特征在于;包括以下步骤:
步骤(1):提供一AXI Lite并行图像参数接收模块、AXI Stream并行图像数据接收模块、图像数据存储管理模块、图像时序生成模块、软核处理器模块、Displayport图像参数映射模块、Displayport信号协议层编码模块和Displayport物理层发送模块;
步骤(2):通过AXI Lite并行图像参数接收模块接收Displayport模组类型设置的寄存器配置参数;以及通过AXI Stream并行图像数据接收模块根据Displayport模组类型的图像数据并解码成RGB数据;
步骤(3):通过图像时序生成模块接收AXI Lite并行图像参数接收模块接收到的对应Displayport模组分辨率类型的寄存器配置参数生成时序控制信号;
步骤(4):通过图像数据存储管理模块接收上述RGB数据并存储到外挂的DDR存储颗粒,以及接收AXI Lite并行图像参数接收模块接收到的切图指令,根据图像时序生成模块输出的时序控制信号将图像对应编号的RGB数据从DDR存储颗粒中取出来,并跟图像时序生成模块输出的时序控制信号一起送给Displayport信号协议层编码模块;
步骤(5):基于软核处理器模块控制Displayport信号协议层编码模块中的AUX通信接口模块跟Displayport模组通信得到待测Displayport模组的数据位宽,通道数及速率信息;
步骤(6):通过Displayport信号协议层编码模块将接收到的RGB数据和时序控制信号编码成Displayport协议格式的数据包;
步骤(7):通过Displayport物理层发送模块接收Displayport信号协议层编码模块输出的Displayport协议格式的数据包,并根据Displayport信号协议层编码模块中的AUX通信接口模块得到的通道数及速率信息生成速率匹配的Displayport串行信号,完成Displayport模组显示图像画面测试;
步骤(8):通过Displayport图像参数映射模块接收AXI Lite并行图像参数接收模块接收到的图像参数寄存器并存储在映射区;
步骤(9):所述软核处理器模块接收Displayport图像参数映射模块映射区的图像参数后控制Displayport信号协议层编码模块中的AUX通信接口模块进行Displayport模组的VCOM调节和EDID烧录。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉帆茂电子科技有限公司,未经武汉帆茂电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811071431.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种基于WPF的酒吧投影系统
- 下一篇:一种电子纸驱动波形自动调试方法