[发明专利]一种基于FPGA的图形并发传输系统及方法在审
申请号: | 201811094874.2 | 申请日: | 2018-09-19 |
公开(公告)号: | CN109300081A | 公开(公告)日: | 2019-02-01 |
发明(设计)人: | 徐培力;袁浩;许建平 | 申请(专利权)人: | 中国船舶重工集团公司第七0九研究所 |
主分类号: | G06T1/20 | 分类号: | G06T1/20;G06F13/16 |
代理公司: | 武汉河山金堂专利事务所(普通合伙) 42212 | 代理人: | 胡清堂;陈懿 |
地址: | 430000 湖北省*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 图形数据 并发传输 可扩展性 多路 显示阵列 并发性 并行性 上位机 解析 微观 | ||
1.一种基于FPGA的图形并发传输系统,其特征在于,所述系统包括FPGA主控板(1)、与FPGA主控板(1)电连接的上位机(2)、与FPGA主控板(1)电连接的OLED显示阵列模块(3)。
2.根据权利要求1所述一种基于FPGA的图形并发传输系统,其特征在于,所述FPGA主控板(1)上设有与其电连接的ARM处理器(10)、USB接口(11)和AXI DMA图形数据传输通道(12),所述FPGA主控板(1)上还设有与其电连接的DDR存储模块(13)以及Flash存储器模块(14)。
3.根据权利要求1所述一种基于FPGA的图形并发传输系统,其特征在于,所述上位机(2)通过USB接口(11)与FPGA主控板(1)电连接,所述FPGA主控板(1)通过内设的AXI DMA图形数据传输通道(12)接口与OLED显示阵列模块(3)电连接进行传输通讯。
4.一种基于FPGA的图形并发传输方法,其特征在于,所述方法包括以下步骤:
S1、上位机通过USB接口将封装的图形数据传输至FPGA主控板;
S2、FPGA主控板接收图形数据并解析后,将数据存放至DDR存储模块;
S3、FPGA主控板配置AXI DMA图形数据传输通道后,由所述AXI DMA图形数据传输通道将图形数据传输至OLED显示阵列模块。
5.根据权利要求4所述一种基于FPGA的图形并发传输方法,其特征在于,上位机传输的图形数据的格式为特定RGB565格式。
6.根据权利要求4所述一种基于FPGA的图形并发传输方法,其特征在于,所述FPGA主控板配置多路AXI DMA图形数据传输通道。
7.根据权利要求6所述一种基于FPGA的图形并发传输方法,其特征在于,所述OLED显示阵列模块的每一个OLED显示阵列均对应着一路AXI DMA图形数据传输通道,每一路AXI DMA图形数据传输通道彼此独立。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国船舶重工集团公司第七0九研究所,未经中国船舶重工集团公司第七0九研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811094874.2/1.html,转载请声明来源钻瓜专利网。