[发明专利]半导体装置及其闪存的存取周期的自动调节方法有效
申请号: | 201811172357.2 | 申请日: | 2018-10-09 |
公开(公告)号: | CN109727626B | 公开(公告)日: | 2021-09-17 |
发明(设计)人: | 刘明颖;吴坤益 | 申请(专利权)人: | 新唐科技股份有限公司 |
主分类号: | G11C16/06 | 分类号: | G11C16/06;G11C7/22 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 王天尧;汤在彦 |
地址: | 中国台湾新竹*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 装置 及其 闪存 存取 周期 自动 调节 方法 | ||
半导体装置及其闪存的存取周期的自动调节方法。自动调节方法包括下列步骤。通过闪存控制器计数系统总线的系统时脉信号的上升缘在检测期间出现的次数以取得系统计数值。通过闪存控制器依据系统计数值判断系统时脉信号的系统频率,以及,通过闪存控制器依据系统频率判断存取闪存的存取周期数。
技术领域
本发明是有关于一种存取周期的调节方法,且特别是有关于一种半导体装置及其闪存的存取周期的自动调节方法。
背景技术
传统的闪存的存取周期(access cycle)数的设定方式,是由使用者根据目前系统时脉信号的频率,经技术文件查表推算出对应的数值,再将所查出的数值填写至闪存。然而,上述设定方式需要使用者花时间去查表,并且使用者无法直接与闪存控制器通信,因此也需要中央处理单元介入来更新存取周期数。藉此,传统的闪存的存取周期数的设定方式是花费使用者的时间及精力的工作。
发明内容
本发明提供一种半导体装置及其闪存的存取周期的自动调节方法,可在半导体装置初始化及系统时脉信号的频率改变时,自动判断系统时脉信号的频率以调节闪存的存取周期数。
本发明的半导体装置,包括闪存、系统总线及闪存控制器。闪存控制器耦接于闪存与系统总线之间。闪存控制器计数系统总线的系统时脉信号的上升缘在检测期间出现的次数以取得系统计数值,依据系统计数值判断系统时脉信号的系统频率,并且依据系统频率判断存取闪存的存取周期数。
本发明的闪存的存取周期的自动调节方法,包括下列步骤。通过闪存控制器计数系统总线的系统时脉信号的上升缘在检测期间出现的次数以取得系统计数值。通过闪存控制器依据系统计数值判断系统时脉信号的系统频率,以及,通过闪存控制器依据系统频率判断存取闪存的存取周期数。
基于上述,本发明实施例的半导体装置及其闪存的存取周期的自动调节方法,可在半导体装置初始化及系统时脉信号的频率改变时,计数系统时脉信号的上升缘的数目,以自动判断系统时脉信号的频率,并且依据所判定的系统时脉信号的频率,判断闪存的存取周期数。藉此,可自动调节闪存的存取周期数。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附图式作详细说明如下。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
图1为依据本发明一实施例的半导体装置的系统示意图。
图2为依据本发明一实施例的半导体装置的时脉信号的波形示意图。
图3为依据本发明一实施例的闪存的存取周期的自动调节方法的流程图。
图4为依据本发明另一实施例的闪存的存取周期的自动调节方法的流程图。
附图标号:
100:半导体装置
110:中央处理单元
120:闪存
130:闪存控制器
140:主存储器
150:系统总线
160:系统时脉控制电路
ADD:地址信号
DAT:数据
HCLK:系统时脉信号
HIRC:内部时脉信号
SCN:变更通知信号
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于新唐科技股份有限公司,未经新唐科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811172357.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:根据优先级驱动匹配线的存储器设备
- 下一篇:组读取刷新