[发明专利]一种驱动电路单元、驱动电路和显示装置有效
申请号: | 201811268929.7 | 申请日: | 2018-10-29 |
公开(公告)号: | CN109243371B | 公开(公告)日: | 2020-06-16 |
发明(设计)人: | 张盛东;黄杰;廖聪维;雷腾腾 | 申请(专利权)人: | 北京大学深圳研究生院 |
主分类号: | G09G3/3266 | 分类号: | G09G3/3266;G09G3/3225 |
代理公司: | 深圳鼎合诚知识产权代理有限公司 44281 | 代理人: | 郭燕;彭家恩 |
地址: | 518055 广东省*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 驱动 电路 单元 显示装置 | ||
1.一种驱动电路单元,其特征在于,包括输入模块(21)、驱动上拉模块(22)、自举节点下拉模块(23)、输出下拉模块(24)和低电平维持模块(25);还包括:
第一信号输入端,用于接收第一时钟信号(CLK1);
第二信号输入端,用于接收第二时钟信号(CLK2);
第三信号输入端,用于接收第三时钟信号(CLK3);
第四信号输入端,用于接收第四时钟信号(CLK4);
第五信号输入端,用于接收第一复杂时钟信号(CLKW);
输入信号输入端(CIN),用于接收前级级联控制信号;
第一电位输入端,用于第一低电位(VSS)的输入;
第二电位输入端,用于第二低电位(VSSL)的输入;
第三电位输入端,用于第一高电位(VH)的输入端;
第一信号输出端(GA),用于输出第一扫描脉冲驱动信号;
第二信号输出端(GB),用于输出第二扫描脉冲驱动信号;
第三信号输出端(COUT),用于输出本级级联控制信号;
所述输入模块(21)连接在第四信号输入端或者第三电位输入端、输入信号输入端(CIN)、所述自举节点下拉模块(23)和所述驱动上拉模块(22)之间;所述输入模块(21)用于对所述驱动上拉模块(22)与所述输入模块(21)之间的连接节点进行预充电,以开启所述驱动上拉模块(22);
所述驱动上拉模块(22)连接在第一信号输入端、第二信号输入端、第五信号输入端、所述输入模块(21)、第一信号输出端(GA)、第二信号输出端(GB)和第三信号输出端(COUT)之间;所述驱动上拉模块(22)用于当所述驱动上拉模块(22)与所述输入模块(21)之间的连接节点为高电位时,将第一信号输入端、第二信号输入端和第五信号输入端的电位分别传递至第二信号输出端(GB)、第三信号输出端(COUT)和第一信号输出端(GA);
所述低电平维持模块(25)连接在第三电位输入端、第三信号输入端、第二电位输入端、所述输出下拉模块(24)和所述输入模块(21)之间;所述低电平维持模块(25)用于维持所述低电平维持模块(25)与所述输出下拉模块(24)之间的连接节点的电位不低于第二电位输入端的第二低电位(VSSL),以开启或关闭所述输出下拉模块(24);
所述自举节点下拉模块(23)连接在第三信号输入端、第二电位输入端和所述输入模块(21)之间;所述自举节点下拉模块(23)用于将所述自举节点下拉模块(23)与所述输入模块(21)之间的连接节点的电位降至第二低电位(VSSL);
所述输出下拉模块(24)连接在第一电位输入端、第二电位输入端、第一信号输出端(GA)、第二信号输出端(GB)、第三信号输出端(COUT)、所述低电平维持模块(25)和所述输入模块(21)之间;所述输出下拉模块(24)用于将第一信号输出端(GA)和第二信号输出端(GB)的电位下拉至第一电位输入端的电位;所述输出下拉模块(24)还用于将所述输出下拉模块(24)与所述输入模块(21)之间的连接节点的电位和第三信号输出端(COUT)的电位降至第二电位输入端的第二低电位(VSSL)。
2.如权利要求1所述驱动电路单元,其特征在于,所述输入模块(21)与所述驱动上拉模块(22)之间的连接节点不少于1个。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学深圳研究生院,未经北京大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811268929.7/1.html,转载请声明来源钻瓜专利网。