[发明专利]存储器系统及其操作方法在审
申请号: | 201811289270.3 | 申请日: | 2018-10-31 |
公开(公告)号: | CN110364196A | 公开(公告)日: | 2019-10-22 |
发明(设计)人: | 李周映 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C8/04 | 分类号: | G11C8/04;G06F5/06 |
代理公司: | 北京路浩知识产权代理有限公司 11002 | 代理人: | 张晶;赵赫 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器控制器 写入数据 存储器系统 缓冲存储器 临时存储 控制器 主机接收 输出 非易失性存储器装置 清除命令 输出操作 输出排队 完成信号 排队 释放 响应 | ||
1.一种存储器系统,包括:
存储器控制器,对从主机接收的命令进行排队,并且顺序地输出排队的命令;
控制器缓冲存储器,临时存储对应于所述命令的写入数据,并且在所述存储器控制器的控制下输出被临时存储的写入数据;以及
非易失性存储器装置,响应于从所述存储器控制器输出的所述命令和从所述控制器缓冲存储器输出的所述写入数据来执行操作,并且当完成了所述操作时向所述存储器控制器输出操作完成信号,
其中当从所述主机接收到清除命令时,所述存储器控制器释放被临时存储在所述控制器缓冲存储器中的所述写入数据。
2.根据权利要求1所述的存储器系统,其中所述存储器控制器控制所述控制器缓冲存储器,使得在接收到所述清除命令之后从所述主机接收的写入数据被缓冲到释放后的控制器缓冲存储器。
3.根据权利要求1所述的存储器系统,其中即使在所述被临时存储的写入数据被输出到所述非易失性存储器装置之后,所述控制器缓冲存储器也临时存储所述被临时存储的写入数据。
4.根据权利要求3所述的存储器系统,其中当在接收到所述清除命令之前,在所述非易失性存储器装置的操作期间发生写入错误时,所述存储器控制器通过将被临时存储在所述控制器缓冲存储器中的所述写入数据重新传输到所述非易失性存储器装置来控制所述非易失性存储器装置和所述控制器缓冲存储器以重新执行所述操作。
5.根据权利要求3所述的存储器系统,其中当接收到所述清除命令时,所述控制器缓冲存储器从所述控制器缓冲存储器释放所述被临时存储的写入数据。
6.根据权利要求5所述的存储器系统,其中当在接收到所述清除命令之后,在所述非易失性存储器装置的操作期间发生写入错误时,所述存储器控制器通过对存储在所述非易失性存储器装置的页面缓冲器组中的所述写入数据进行错误校正并且然后将校正错误后的写入数据传输到所述非易失性存储器装置来控制所述非易失性存储器装置以重新执行所述操作。
7.根据权利要求1所述的存储器系统,其中当接收到所述清除命令时,所述存储器控制器将所述清除命令排队在所述命令之后。
8.根据权利要求1所述的存储器系统,其中当接收到所述清除命令时,所述存储器控制器在基于所述操作完成信号确定所述非易失性存储器装置响应于所述命令完成了所述操作时,向所述主机输出对应于所述清除命令的响应信号。
9.根据权利要求8所述的存储器系统,
其中所述存储器控制器包括处理器,所述处理器基于从所述主机接收的命令的优先级顺序对所述命令进行排队,并且将排队的命令顺序地传输到所述非易失性存储器装置,
其中所述处理器随后对在接收到所述清除命令之后接收的新命令进行排队,并且将与所述新命令相对应的新写入数据临时存储在释放了所述写入数据的所述控制器缓冲存储器中。
10.根据权利要求9所述的存储器系统,其中在对应于所述清除命令的所述响应信号被输出到所述主机之后,所述处理器通过传输随后排队的命令和被临时存储在所述控制器缓冲存储器中的所述新写入数据来控制所述非易失性存储器装置执行新的操作。
11.一种存储器系统,包括:
存储器控制器,从主机接收命令和对应于所述命令的写入数据,对接收的命令进行排队,并且输出排队的命令和所述写入数据;以及
非易失性存储器装置,响应于从所述存储器控制器输出的所述命令和所述写入数据来执行操作,并且当完成了所述操作时向所述存储器控制器输出操作完成信号,
其中当接收到清除命令时,所述存储器控制器在将所述写入数据传输到所述非易失性存储器装置之后释放被临时存储的所述写入数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811289270.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:存储器件以及包括其的存储系统
- 下一篇:解码方法以及存储控制器