[发明专利]一种CPLD/FPGA寄存器控制方法和系统在审
申请号: | 201811306239.6 | 申请日: | 2018-11-05 |
公开(公告)号: | CN109408339A | 公开(公告)日: | 2019-03-01 |
发明(设计)人: | 季冬冬;邓文博;赵现普;薛广营 | 申请(专利权)人: | 郑州云海信息技术有限公司 |
主分类号: | G06F11/30 | 分类号: | G06F11/30;G06F11/32;G06F11/34 |
代理公司: | 北京连和连知识产权代理有限公司 11278 | 代理人: | 武硕 |
地址: | 450018 河南省郑州市*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电状态 寄存器 寄存器控制 故障状态 标志位 选择器 必要信号 传递信息 故障定位 管理信息 信号寄存 传递 寄存 主板 调试 参考 保证 | ||
1.一种CPLD/FPGA寄存器控制方法,其特征在于,包括以下步骤:
通过第一寄存器接收并寄存异常电状态信号;
通过选择器接收正常电状态信号、来自第一寄存器的异常电状态信号和故障状态标志位电平;
基于所述故障状态标志位电平,选择性地通过所述选择器向第二寄存器传递所述异常电状态信号或者所述正常电状态信号;以及
所述第二寄存器将接收到的所述异常电状态信号或者所述正常电状态信号寄存并传递至BMC以进行显示。
2.根据权利要求1所述的方法,其特征在于,还包括:
定义CPLD/FPGA向BMC传递的其他寄存器信息,所述寄存器信息包括CPLD/FPGA地址信息、版本信息、报警信息、板卡信息、ADR记录、UID信息以及开机时序信息。
3.根据权利要求1所述的方法,其特征在于,所述故障状态标志位电平配置为响应于服务器电源的故障状态而在高低状态之间切换。
4.根据权利要求1所述的方法,其特征在于,还包括:
提供预留寄存器资源以根据不同项目的特殊需求扩展寄存器。
5.根据权利要求1所述的方法,其特征在于,所述寄存器与所述BMC通过I2C数据进行通信。
6.根据权利要求1所述的方法,其特征在于,通过第一寄存器接收并寄存异常电状态信号包括:所述第一寄存器在CPLD/FPGA时钟驱动下对异常电信号状态信息进行寄存。
7.根据权利要求6所述的方法,其特征在于,基于所确定的所述故障状态标志位电平,选择性地通过所述选择器向第二寄存器传递所述异常电状态信号或者所述正常电状态信号包括:当所述故障状态标志位为0时,寄存并传递所述正常电信号状态信息,当所述故障状态标志位为1时,寄存并传递所述异常电信号状态信息。
8.根据权利要求7所述的方法,其特征在于,所述第二寄存器将接收到的所述异常电状态信号或者所述正常电状态信号寄存并传递至BMC以进行显示包括:当所述BMC发送I2C时钟信号时,所述第二寄存器将要显示的电状态信号传递给所述BMC。
9.根据权利要求1所述的方法,其特征在于,所述故障状态标志位电平是通过设计整个工程的上下电状态机实现。
10.一种CPLD/FPGA寄存器控制系统,其特征在于,包括:
处理器;和
存储器,存储有处理器可运行的程序代码,所述程序代码在被运行时执行如权利要求1-9中任意一项所述的方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州云海信息技术有限公司,未经郑州云海信息技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811306239.6/1.html,转载请声明来源钻瓜专利网。