[发明专利]阵列基板、电子设备、信号同步方法、可读存储介质有效
申请号: | 201811324931.1 | 申请日: | 2018-11-08 |
公开(公告)号: | CN109286393B | 公开(公告)日: | 2022-09-02 |
发明(设计)人: | 张舜航;廖峰;张慧;侯凯;贾玉娥;严允晟;王洪润;刘立伟 | 申请(专利权)人: | 京东方科技集团股份有限公司 |
主分类号: | H03K17/687 | 分类号: | H03K17/687 |
代理公司: | 北京博思佳知识产权代理有限公司 11415 | 代理人: | 林祥 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 电子设备 信号 同步 方法 可读 存储 介质 | ||
1.一种阵列基板,包括用于输出SI信号的SI信号发生器、用于输出模式选择信号的CK信号发生器、模式选择解码器和数据移位寄存器;其特征在于,还包括信号匹配器件;
所述信号匹配器件分别与所述SI信号发生器、所述CK信号发生器、所述模式选择解码器和所述数据移位寄存器连接,用于将接收的所述SI信号和所述模式选择信号进行同步,以使输出到所述模式选择解码器的模式选择信号和输出到所述数据移位寄存器的SI信号匹配;
所述信号匹配器件包括N个开关器件;每个开关器件包括输入端、输出端和N-1个控制端;N为大于或等于2的自然数;
针对每个开关器件,所述每个开关器件的输入端连接的信号同时连接至剩余N-1个开关器件中各开关器件的一个控制端,所述每个开关器件的输出端连接至所述模式选择解码器或所述数据移位寄存器。
2.根据权利要求1所述的阵列基板,其特征在于,所述SI信号发生器的数量为至少一个,和/或,所述CK信号发生器的数量为至少一个。
3.根据权利要求1所述的阵列基板,其特征在于,每个开关器件包括N个可控开关,每个可控开关包括第一端、第二端和第三端;
除第一级可控开关和最后一级可控开关外,每个可控开关的第一端与上一级可控开关的第二端连接,第二端与下一级可控开关的第一端连接,第三端与N-1个控制端中一个控制端连接;
所述第一级可控开关的第一端与所述每个开关器件的输入端连接;
所述最后一级可控开关的第二端与所述每个开关器件的输出端连接。
4.根据权利要求3所述的阵列基板,其特征在于,所述可控开关包括以下至少一种:场效应管、晶体管。
5.根据权利要求1所述的阵列基板,其特征在于,所述信号匹配器件包括设置在每个开关器件输出端的信号放大器件,所述信号放大器件用于将所述每个开关器件输出的信号进行放大。
6.根据权利要求5所述的阵列基板,其特征在于,所述信号放大器件由三个串联的反相器构成。
7.一种电子设备,其特征在于,包括权利要求1~6任一项所述的阵列基板。
8.一种信号同步方法,其特征在于,适于权利要求7所述的电子设备,包括:
监控是否接收到SI信号发生器输出的SI信号以及CK信号发生器输出的模式选择信号;
将接收的SI信号和模式选择信号进行延迟,直至接收到全部SI信号和全部模式选择信号;
输出所述SI信号到所述数据移位寄存器以及输出所述模式选择信号至所述模式选择解码器,所述SI信号和所述模式选择信号相匹配。
9.根据权利要求8所述的信号同步方法,其特征在于,将接收的SI信号和模式选择信号进行延迟,直至接收到全部SI信号和全部模式选择信号包括:
若接收到至少一路信号,则延迟所述至少一路信号;所述至少一路信号为所述SI信号和/或所述模式选择信号;
判断接收到信号的路数与设定数量是否相同,若不同则继续监控,若相同,则执行输出所述SI信号到所述数据移位寄存器以及输出所述模式选择信号至所述模式选择解码器的步骤。
10.一种可读存储介质,其上存储有计算机指令,其特征在于,该指令被处理器执行时实现权利要求8或9所述方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司,未经京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811324931.1/1.html,转载请声明来源钻瓜专利网。
- 上一篇:可控硅驱动电路及其驱动方法
- 下一篇:数字控制电子开关电路