[发明专利]高频时钟占空比校准电路、校准方法和存储器在审
申请号: | 201811326927.9 | 申请日: | 2018-11-08 |
公开(公告)号: | CN111161771A | 公开(公告)日: | 2020-05-15 |
发明(设计)人: | 刘格言 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | G11C11/4063 | 分类号: | G11C11/4063;H03K3/017 |
代理公司: | 北京律智知识产权代理有限公司 11438 | 代理人: | 袁礼君;阚梓瑄 |
地址: | 230000 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高频 时钟 校准 电路 方法 存储器 | ||
1.一种高频时钟占空比校准电路,其特征在于,包括:
信号调整电路,用于接收并调整存储器的第一时钟信号以生成第二时钟信号;
占空比检测单元,连接所述信号调整电路,用于检测所述第二时钟信号的占空比和将检测结果反馈至所述信号调整电路,所述占空比检测单元包括具有可调电容器的占空比检测电路;
模式寄存器,包括反应所述存储器高频工作的时钟频率的设置编码;
译码电路,连接所述占空比检测电路和所述模式寄存器,以根据所述设置编码调节所述占空比检测电路中可调电容器的电容值。
2.根据权利要求1所述的高频时钟占空比校准电路,其特征在于,所述模式寄存器为MR2模式寄存器。
3.根据权利要求2所述的高频时钟占空比校准电路,其特征在于,所述信号调整电路包括延时链和时钟发生器,所述延时链用于接收所述第一时钟信号并对其延时以生成调整时钟信号,所述时钟发生器用于接收所述第一时钟信号和所述调整时钟信号以生成第二时钟信号。
4.根据权利要求3所述的高频时钟占空比校准电路,其特征在于,所述占空比检测单元还包括计数器,所述计数器连接所述延时链;所述占空比检测电路包括:
时钟信号接收端,连接所述信号调整电路,用于接收所述第二时钟信号;
主电路,包括所述可调电容器,用于通过对所述可调电容器进行充电和放电,检测所述第二时钟信号的占空比;
检测信号接收端,接收检测使能信号,以控制所述主电路电容元件的充电和放电;
锁存电路,连接所述计数器,用于接收所述主电路中时钟信号的使能次数形成的加减指令,并输出脉冲信号给所述计数器,以将计数结果传递给所述延时链。
5.根据权利要求4所述的高频时钟占空比校准电路,其特征在于,所述可调电容器包括多个并联连接的可调电容电路,各所述可调电容电路包括电容元件及与所述电容元件串联的开关元件。
6.根据权利要求5所述的高频时钟占空比校准电路,其特征在于,所述电容元件为MOS管,每一个所述MOS管的栅极连接所述开关元件。
7.根据权利要求6所述的高频时钟占空比校准电路,其特征在于,所述开关元件包括并联连接的PMOS管和NMOS管,所述PMOS管接收的控制信号与所述NMOS管接收的控制信号互补,且所述开关元件的导通与关断信号来自所述译码电路。
8.根据权利要求3所述的高频时钟占空比校准电路,其特征在于,所述译码电路包括:
第一译码电路,连接所述MR2模式寄存器的设置电路和所述占空比检测电路的可调电容器,用于将所述设置编码转化为输出信号,以调整所述可调电容器中各开关元件的导通和关断。
9.根据权利要求3所述的高频时钟占空比校准电路,其特征在于,所述译码电路还包括:
第二译码电路,连接所述MR2模式寄存器的设置电路和所述延时链,用于将所述设置编码转化为输出信号,以调整所述延时链的初始设置值。
10.根据权利要求8或9所述的高频时钟占空比校准电路,其特征在于,所述第一译码电路或第二译码电路均采用所述MR2模式寄存器的设置电路中多输入多输出选择器电路。
11.一种存储器,其特征在于,包括权利要求1至10中任一项所述的高频时钟占空比校准电路。
12.一种高频时钟占空比校准方法,其特征在于,包括:
利用信号调整电路接收存储器的第一时钟信号,并对其进行调整,以生成第二时钟信号;
利用译码电路将所述存储器的MR2模式寄存器的设置电路中反应存储器高频工作的时钟频率的设置编码转化为输出信号,通过输出信号调节占空比检测电路的电容值;
利用调节电容后的所述占空比检测电路检测所述第二时钟信号的占空比;
信号调整电路根据占空比检测结果对所述第一时钟信号进行所述调整。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811326927.9/1.html,转载请声明来源钻瓜专利网。