[发明专利]一种实现eMMC芯片HS400高速接口通信的方法及系统在审
申请号: | 201811336774.6 | 申请日: | 2018-11-12 |
公开(公告)号: | CN109144938A | 公开(公告)日: | 2019-01-04 |
发明(设计)人: | 操飞;林峰;阴陶;戴荣 | 申请(专利权)人: | 成都傅立叶电子科技有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F11/10 |
代理公司: | 成都诚中致达专利代理有限公司 51280 | 代理人: | 曹宇杰 |
地址: | 610041 四川省成都*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延时 芯片 内部时钟域 可用 高速接口 时钟信号 数据信号 最小窗口 数据通信功能 读取 接口初始化 初始延时 窗口中心 范围变化 个数增加 数据采集 选择信号 翻转 读写 宽温 通信 返回 失败 成功 | ||
1.一种实现eMMC芯片HS400高速接口通信的方法,其特征在于,包括以下步骤:
S1利用时钟信号/数据信号的对齐关系,设计时钟信号/数据信号的初始延时TAP;
S2按照eMMC标准协议完成HS400接口初始化;
S3同步增加时钟信号/数据信号的延时TAP,同时读取eMMC芯片的N个块数据进行系统内部时钟域CRC校验;
若系统内部时钟域CRC校验失败,翻转边沿选择信号,切换当前延时TAP下的数据采集边沿,完成同步;
若系统内部时钟域CRC校验成功,可用延时TAP窗口个数增加1,当可用延时TAP窗口的个数大于要求的最小窗口,将延时TAP设置到窗口中心,完成同步;若可用延时TAP窗口的个数不大于要求的最小窗口,返回S3进行延时TAP增加。
2.根据权利要求1所述的实现eMMC芯片HS400高速接口通信的方法,其特征在于:步骤S1中时钟信号/数据信号的初始延时TAP,通过时钟信号线和数据信号线在可编程逻辑器件内部的延时计算,计算方法为DS_TAP * DlyPerTAP + A – B = 1.25ns,其中DS_TAP为需要计算的时钟信号初始延时TAP,DlyPerTAP为芯片IODELAY单元步进延时值,A为时钟信号线的硬件内部延时,B为数据信号线的硬件内部延时。
3.根据权利要求2所述的实现eMMC芯片HS400高速接口通信的方法,其特征在于:若计算出的DS_TAP为负值,则增加数据信号的初始延时TAP。
4.根据权利要求1所述的实现eMMC芯片HS400高速接口通信的方法,其特征在于:步骤S1中时钟信号/数据信号的初始延时TAP,首先通过手动调节时钟信号线或数据信号线的延时TAP,记录当前延时TAP是否可以正确通信,得到整个可以正确通信的时钟信号/数据信号的延时TAP窗口,取窗口中间的延时TAP即为初始延时TAP。
5.根据权利要求1所述的实现eMMC芯片HS400高速接口通信的方法,其特征在于:步骤S3,通过OPPOSITE_EDGE模式采集数据信号线上的数据,在时钟信号上升沿输出奇数字节数据、下降沿输出偶数字节数据,在系统内部时钟上升沿采集奇数字节数据、下降沿采集偶数字节数据。
6.根据权利要求1所述的实现eMMC芯片HS400高速接口通信的方法,其特征在于:
步骤S3中,在同步增加时钟信号/数据信号的延时TAP的过程中,若同步增加N次,每次增加延时TAP,都可以在系统内部时钟域校验数据CRC成功,则可用延时TAP窗口个数增加为N,当N大于要求的最小窗口,退出同步增加步骤,并将延时TAP设置到窗口中心,对系统内部时钟上升沿采集的数据再次上升沿寄存一拍,对下降沿采集数据上升沿寄存一拍,可让输出的奇数字节数据与偶数字节数据同步输出。
7.根据权利要求1所述的实现eMMC芯片HS400高速接口通信的方法,其特征在于:步骤S3中,在同步增加时钟信号/数据信号的延时TAP的过程中,若在系统内部时钟域校验数据CRC失败,变换奇数字节数据使用系统内部时钟下降沿采集,变换偶数字节数据使用系统内部时钟上升沿采集,奇数字节数据在下个系统内部时钟上升沿输出,偶数字节数据直接在本次上升沿输出,可让输出的奇数字节数据与偶数字节数据同步输出。
8.根据权利要求1所述的实现eMMC芯片HS400高速接口通信的方法,其特征在于:步骤S3中,在eMMC芯片的N个块的固定空间内写入有特殊校验序列数据,特殊校验序列数据为00、FF、55、AA序列数据中任意两种的组合。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于成都傅立叶电子科技有限公司,未经成都傅立叶电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811336774.6/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种多路串口高可靠性传输方法
- 下一篇:一种电子计算平台及方法