[发明专利]一种芯片系统通信方法及其芯片通信系统在审
申请号: | 201811342283.2 | 申请日: | 2018-11-12 |
公开(公告)号: | CN109669911A | 公开(公告)日: | 2019-04-23 |
发明(设计)人: | 陈派林;张有发 | 申请(专利权)人: | 珠海慧联科技有限公司 |
主分类号: | G06F15/17 | 分类号: | G06F15/17;G06F15/177 |
代理公司: | 广州嘉权专利商标事务所有限公司 44205 | 代理人: | 俞梁清 |
地址: | 519000 广东省珠*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 芯片系统 芯片通信 引脚 时钟传输通道 数据传输通道 读取 软件干预 设计空间 数据传输 通信效率 通信 写入 芯片 占用 | ||
本发明公开了一种芯片系统通信方法及其芯片通信系统,第一芯片系统和第二芯片系统通过DMA通道进行数据的读取或者写入,可以独立进行数据的处理,无须芯片CPU进行软件干预,提高数据的处理速度,从而提高芯片系统之间的通信效率;另外,第一芯片系统和第二芯片系统之间仅仅通过时钟传输通道和数据传输通道进行数据传输,仅须两个引脚即可实现,有效降低了引脚的占用数量,增大了芯片系统的设计空间。
技术领域
本发明涉及电子通信领域,尤其是一种芯片系统通信方法。
背景技术
随着电子科学技术的迅猛发展,芯片系统已经成为电子产品不可或缺的硬件之一。随着产品尺寸、功能、功耗要求的提升,不仅芯片系统的封装尺寸缩小、引脚的数量减少,而且对芯片系统间互连数据传输速率也提出了更高的要求。例如在耳机、蓝牙音箱等产品中,由于PCB尺寸的限制,芯片系统的引脚数量往往需要极度精简,为保证产品的使用稳定性,对于芯片系统间的传输速率要求也变得更高。现有的芯片系统通信方式中,一般需要多根信号线进行通信,要求引脚的数量较多,例如SPI串行接口通信;也存在信号线数量少的通信方式,例如I2C两线通信,但是这种方式的数据传输速率较低,均无法满足电路精简、传输速率快的芯片系统通信要求。
发明内容
为解决上述问题,本发明的目的在于提供一种芯片系统通信方法及其芯片通信系统,占用引脚少,并且数据传输速率高。
本发明解决其问题所采用的技术方案是:
第一方面,本发明提出了一种芯片系统通信方法,包括:
第一芯片系统和第二芯片系统分别进行初始数据配置;
第一芯片系统和第二芯片系统之间设置用于传输时钟信号的时钟传输通道和用于传输数据的数据传输通道;
第一芯片系统通过DMA通道从内部RAM空间读取待发数据;
第一芯片系统向第二芯片系统发送待发数据;
第二芯片系统将接收到的待发数据通过DMA通道写入内部RAM空间。
进一步,所述第一芯片系统和第二芯片系统分别进行初始数据配置,包括:
配置工作模式、开启中断功能、配置DMA通道读取或写入的RAM空间起始地址。
进一步,还包括:
第一芯片系统向第二芯片系统发送状态获取信号,第二芯片系统向第一芯片系统返回状态数据。
进一步,所述第一芯片系统向第二芯片系统发送状态获取信号,包括:
发送开始信号,使得数据传输通道处于工作状态;
发送状态获取识别信号;
发送结束信号,使得数据传输通道处于空闲状态;
发送等待信号,保持数据传输通道处于空闲状态,等待第二芯片系统应答。
进一步,所述第二芯片系统向第一芯片系统返回状态数据,包括:
发送开始信号,使得数据传输通道处于工作状态;
发送状态信号;
发送结束信号,使得数据传输通道处于空闲状态。
进一步,还包括:
第一芯片系统向第二芯片系统发送数据包长度设置信号。
进一步,所述第一芯片系统向第二芯片系统发送数据包长度设置信号,包括:
发送开始信号,使得数据传输通道处于工作状态;
发送数据包长度设置识别信号;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海慧联科技有限公司,未经珠海慧联科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811342283.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种计算器
- 下一篇:一种基于FAO的互联互通一体化配置方法和装置