[发明专利]一种用于LED恒流驱动装置的可变关断时间控制电路有效

专利信息
申请号: 201811381884.4 申请日: 2018-11-20
公开(公告)号: CN109496012B 公开(公告)日: 2020-07-10
发明(设计)人: 方健;段艳秋;赖荣兴;罗云钟;王卓;张波 申请(专利权)人: 电子科技大学
主分类号: H05B45/345 分类号: H05B45/345;H05B45/30
代理公司: 成都点睛专利代理事务所(普通合伙) 51232 代理人: 葛启函
地址: 611731 四川省成*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 用于 led 驱动 装置 可变 时间 控制电路
【权利要求书】:

1.一种用于LED恒流驱动装置的可变关断时间控制电路,所述LED恒流驱动装置包括开关管,所述可变关断时间控制电路的输入信号为所述开关管的源端电压,其输出信号用于控制所述开关管的开启和关断;

其特征在于,所述可变关断时间控制电路包括比较位移模块和可变关断时间产生模块,当所述开关管关断时使能所述可变关断时间产生模块,所述可变关断时间产生模块的输入端连接所述比较位移模块的输出端,其输出端输出所述可变关断时间控制电路的输出信号;所述开关管的源端电压与第一基准电压通过第一比较器进行比较,第一比较器的输出端连接所述可变关断时间产生模块的放电端;

所述比较位移模块包括第一NMOS管、第二NMOS管、第一PMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第五PMOS管、第六PMOS管、第七PMOS管、第八PMOS管、第九PMOS管和第十PMOS管,

第八PMOS管的栅极作为所述可变关断时间控制电路的输入端,其源极连接第二PMOS管的漏极和第六PMOS管的栅极,其漏极连接第九PMOS管和第十PMOS管的漏极以及第一NMOS管和第二NMOS管的源极并接地;

第九PMOS管的栅极连接第二基准电压,其源极连接第四PMOS管的漏极和第七PMOS管的栅极;

第一NMOS管的栅漏短接并连接第二NMOS管的栅极和第六PMOS管的漏极;

第一PMOS管的栅漏短接并连接第二PMOS管、第三PMOS管、第四PMOS管和第五PMOS管的栅极以及偏置电压,其源极连接第二PMOS管、第三PMOS管、第四PMOS管和第五PMOS管的源极并连接电源电压;

第七PMOS管的源极连接第三PMOS管的漏极和第六PMOS管的源极,其漏极连接第二NMOS管的漏极和第十PMOS管的栅极;

第十PMOS管的源极连接第五PMOS管的漏极并作为所述比较位移模块的输出端。

2.根据权利要求1所述的用于LED恒流驱动装置的可变关断时间控制电路,其特征在于,所述可变关断时间产生模块包括第三NMOS管、第四NMOS管、第十一PMOS管、第十二PMOS管、第一电阻、第一电容、放大器和第二比较器,

放大器的正输入端作为所述可变关断时间产生模块的输入端,其负输入端连接第三NMOS管的源极并通过第一电阻后接地,其使能端连接所述可变关断时间产生模块的使能信号,其输出端连接第三NMOS管的栅极;

第十一PMOS管的栅漏短接并连接第十二PMOS管的栅极和第三NMOS管的漏极,其源极连接第十二PMOS管的源极并连接电源电压;

第四NMOS管的栅极作为所述可变关断时间产生模块的放电端,其漏极连接第二比较器的正输入端和第十二PMOS管的漏极并通过第一电容后接地,其源极接地;

第二比较器的负输入端连接第三基准电压,其输出端作为所述可变关断时间产生模块的输出端。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201811381884.4/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top