[发明专利]一种栅极驱动电路及其驱动方法、显示面板、显示装置有效
申请号: | 201811405314.4 | 申请日: | 2018-11-23 |
公开(公告)号: | CN109272921B | 公开(公告)日: | 2022-02-22 |
发明(设计)人: | 张春旭;戴珂;江鹏;吴忠厚;张云天;邓亚飞 | 申请(专利权)人: | 合肥京东方显示技术有限公司;京东方科技集团股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 北京同达信恒知识产权代理有限公司 11291 | 代理人: | 郭润湘 |
地址: | 230012 安徽省合肥市新*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 栅极 驱动 电路 及其 方法 显示 面板 显示装置 | ||
1.一种栅极驱动电路,其特征在于,包括:级联的多个移位寄存器单元和多条用于向所述移位寄存器单元输入时钟信号的时钟信号线,各所述时钟信号线的时钟信号输入端位于同一侧;其中,
所述时钟信号线分为至少两组,对应所述时钟信号线的分组,所述移位寄存器单元分为至少两组,每一组的所述时钟信号线与一组所述移位寄存器单元一一对应相连;其中,
沿所述时钟信号线上的时钟信号的传输方向,距离所述时钟信号输入端最近的移位寄存器单元组相连的所述时钟信号线的宽度小于其它移位寄存器单元组相连的所述时钟信号线的最大宽度;
除了距离所述时钟信号输入端最近的移位寄存器单元组之外,其它所述移位寄存器单元组对应的时钟信号线分为与各所述移位寄存器单元组对应的多个线段,沿所述时钟信号线上的时钟信号的传输方向,各所述线段的宽度逐级增加;
各所述移位寄存器单元组对应的各所述时钟信号线交替设置,且距离所述时钟信号输入端最近的移位寄存器单元组相连的所述时钟信号线位于其它移位寄存器单元组相连的所述时钟信号线对应的宽度最小的线段之间。
2.如权利要求1所述的栅极驱动电路,其特征在于,沿所述时钟信号线上的时钟信号的传输方向,各所述移位寄存器单元组对应的所述时钟信号线的最大宽度逐级增加。
3.如权利要求1所述的栅极驱动电路,其特征在于,各所述移位寄存器单元组对应的所述时钟信号线的长度为从所述时钟信号输入端延伸至对应的所述移位寄存器单元组中的最后一级移位寄存器单元。
4.一种显示面板,其特征在于,包括如权利要求1-3任一项所述的栅极驱动电路。
5.一种显示装置,其特征在于,包括如权利要求4所述的显示面板。
6.一种如权利要求1-3任一项所述的栅极驱动电路的驱动方法,其特征在于,包括:
在一帧显示时间内,所述一帧显示时间至少分为连两个时间段,对应每一个时间段控制对应的一组所述时钟信号线向对应的一组所述移位寄存器单元输入时钟信号。
7.如权利要求6所述的栅极驱动电路的驱动方法,其特征在于,沿所述时钟信号线上的时钟信号的传输方向,控制所述时钟信号线向各所述移位寄存器单元组加载的时钟信号的电位逐级增加。
8.如权利要求6所述的栅极驱动电路的驱动方法,其特征在于,沿所述时钟信号线上的时钟信号的传输方向,控制所述时钟信号线向各所述移位寄存器单元组加载的时钟信号的有效电平的维持时长逐级增加。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥京东方显示技术有限公司;京东方科技集团股份有限公司,未经合肥京东方显示技术有限公司;京东方科技集团股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811405314.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:检测工艺状态的方法及系统
- 下一篇:栅板式痕量汞传感器及其制备方法