[发明专利]一种高速信号处理与波束控制装置及方法有效
申请号: | 201811441909.5 | 申请日: | 2018-11-29 |
公开(公告)号: | CN109298403B | 公开(公告)日: | 2023-10-20 |
发明(设计)人: | 冯武;罗欣;赵非 | 申请(专利权)人: | 中国电子科技集团公司第二十七研究所 |
主分类号: | G01S7/41 | 分类号: | G01S7/41;G01S7/36;G01S7/02;G05B19/042 |
代理公司: | 郑州联科专利事务所(普通合伙) 41104 | 代理人: | 刘建芳 |
地址: | 450047 河*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 高速 信号 处理 波束 控制 装置 方法 | ||
1.一种高速信号处理与波束控制装置,其特征在于:包括电源/时钟模块、包括AD采样模块、FPGA模块、DSP模块和控制接口模块;其中,
所述AD采样模块、FPGA模块、DSP模块、电源/时钟模块和控制接口模块集成在同一电路板上,且电源/时钟模块用于为AD采样模块、FPGA模块、DSP模块和控制接口模块提供工作所需的电源以及时钟;
所述AD采样模块用于采集输入的相控阵雷达回波信号,并将之传输给FPGA模块;
所述FPGA模块包括AD控制单元、DDC单元、SRIO接口单元、EMIF接口单元、系统控制单元、RS422接口单元、波束控制单元和总线扩展单元;AD控制单元的输入端与AD采样模块的输出端连接,AD控制单元的输出端与DDC单元的输入端连接,DDC单元的输出端与SRIO接口单元的输入端连接;EMIF接口单元的输出端与SRIO接口单元和波束控制单元的输入端均连接,EMIF接口单元还与系统控制单元通信连接;系统控制单元也与波束控制单元通信连接;
所述DSP模块包括脉冲压缩单元、动目标指示单元、动目标检测单元、恒虚警检测单元、目标信息处理单元和配置单元,脉冲压缩单元通过SRIO接口单元与所述FPGA模块连接,且脉冲压缩单元、动目标指示单元、动目标检测单元、恒虚警检测单元、目标信息处理单元依次连接,目标信息处理单元连接外部上位机,配置单元通过EMIF接口单元与所述FPGA模块通信连接;
所述控制接口模块采用管脚间隔为1mm的37芯连接器MDMI-37SNP4,系统控制单元通过RS422接口单元与控制接口模块通信连接,波束控制单元通过总线扩展单元与控制接口模块通信连接。
2.根据权利要求1所述的一种高速信号处理与波束控制装置,其特征在于:所述AD采样模块采用AD9650芯片,所述FPGA模块采用XC7K325T芯片,所述DSP模块采用TMS320C6678芯片。
3.根据权利要求1所述的一种高速信号处理与波束控制装置,其特征在于:所述的波束控制单元包括波控数码计算机构、发送和时序控制机构,波控数码计算机构的输出端与发送和时序控制机构的输入端连接,发送和时序控制机构的输出端与外部T/R组件连接。
4.根据权利要求1所述的一种高速信号处理与波束控制装置,其特征在于:所述EMIF接口单元的输出端与波束控制单元的输入端连接的方式为:EMIF接口单元的输出端与发送和时序控制机构的输入端连接。
5.根据权利要求1所述的一种高速信号处理与波束控制装置,其特征在于:所述FPGA模块还连接有FLASH芯片。
6.根据权利要求1所述的一种高速信号处理与波束控制装置,其特征在于:所述DSP模块还连接FLASH芯片和DDR3存储芯片。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第二十七研究所,未经中国电子科技集团公司第二十七研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811441909.5/1.html,转载请声明来源钻瓜专利网。
- 上一篇:基于通道融合的极化特征提取方法
- 下一篇:基于透镜的集成二维光束转向装置