[发明专利]一种基于FPGA和DSP架构的低功耗处理方法有效

专利信息
申请号: 201811443204.7 申请日: 2018-11-29
公开(公告)号: CN109613970B 公开(公告)日: 2020-11-27
发明(设计)人: 曾昱翔;昌畅 申请(专利权)人: 四川九洲电器集团有限责任公司
主分类号: G06F1/3234 分类号: G06F1/3234
代理公司: 北京天达知识产权代理事务所(普通合伙) 11386 代理人: 田英楠;庞许倩
地址: 621000 四*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 基于 fpga dsp 架构 功耗 处理 方法
【权利要求书】:

1.一种基于FPGA和DSP架构的低功耗处理方法,其特征在于,包括以下步骤:

系统上电启动后,FPGA完成自身配置和DSP完成初始化,FPGA和DSP处于低功耗工作模式,包括:FPGA上电后配置静态区域,并将可重构区域配置为低功耗模块;DSP的外部管脚初始化为低功耗中断响应口;

所述FPGA的代码模块包括静态配置文件、低功耗可重构文件和正常工作可重构文件,分别对应静态控制、低功耗工作状态和正常工作状态的文件;

所述FPGA上电后,首次加载所述静态配置文件配置静态区域,并根据所述低功耗可重构文件通过ICAP协议对可重构区域进行一次配置为低功耗模块;

当DSP接收到外部数据时,中断低功耗模式,跳转至正常工作模式;

当DSP检测到外部正常工作指令时,控制FPGA跳转至正常工作模式,完成正常的时序工作,包括:DSP接收到正常工作的外部控制指令时,FPGA根据所述正常工作可重构文件通过ICAP协议控制对可重构区域进行二次配置动态重构为正常工作模块;

正常的时序工作完成后,FPGA根据DSP的外部控制或自动进入低功耗工作模式,包括:FPGA对可重构区域进行三次配置动态重构为低功耗模块,或,通过FPGA的静态逻辑区域接收外部控制,FPGA主控唤醒DSP的方式达到低功耗控制。

2.根据权利要求1所述的方法,其特征在于,所述DSP的外部管脚初始化为低功耗中断响应口包括:低功耗工作状态前DSP的外部管脚初始化为低功耗唤醒管脚进行低功耗唤醒,所述DSP的外部管脚使用同一外部输入数据。

3.根据权利要求2所述的方法,其特征在于,低功耗唤醒后,所述DSP的外部管脚初始化为可复用的通信管脚,并使用所述可复用的通信管脚接收外部控制指令。

4.根据权利要求3所述的方法,其特征在于,所述DSP的外部管脚连接外部串口模拟器,通过所述外部串口发送任意数据下拉所述DSP的外部管脚达到激活DSP初始化为可复用的通信管脚。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川九洲电器集团有限责任公司,未经四川九洲电器集团有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201811443204.7/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top