[发明专利]一种移位处理的方法、装置、计算机存储介质及终端有效
申请号: | 201811467815.5 | 申请日: | 2018-12-03 |
公开(公告)号: | CN109802824B | 公开(公告)日: | 2022-07-08 |
发明(设计)人: | 周清;蔡晓卫;程维明;穆肇骊 | 申请(专利权)人: | 大唐微电子技术有限公司 |
主分类号: | H04L9/06 | 分类号: | H04L9/06 |
代理公司: | 北京安信方达知识产权代理有限公司 11262 | 代理人: | 凌齐文;龙洪 |
地址: | 100094*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 移位 处理 方法 装置 计算机 存储 介质 终端 | ||
一种移位处理的方法、装置、计算机存储介质及终端,包括:对线性运算中涉及的一个或一个以上字,分别根据移位位数对字中包含的比特的移位运算进行分组;对同一分组内的移位运算,选择其分组内的任一移位运算作为参考移位运算,对参考移位运算进行移位处理后,将该移位运算结果中字节的排序确定为字节参考排序;对确定字节参考排序的分组,根据确定的该分组的字节参考排序,确定分组内剩余移位运算的移位运算结果。本发明实施例提升了移位处理的运算效率,提高了线性运算的处理效率。
技术领域
本文涉及但不限于加解密技术,尤指一种移位处理的方法、装置、计算机存储介质及终端。
背景技术
SM4算法是相关技术中的一种对称密码算法,是无线标准中使用的分组加密算法;SM4算法中的数据按照16字节长度分组完成加解密运算。运算过程中需要用到大量的移位运算,而使用该算法的场景一般都是要求高性能的。
目前,SM4算法进行移位运算时,一般采用直接移位操作,运算效率低,当运算量较大时表现尤为明显。如何提高SM4算法中的移位运算效率,成为需要解决的一个问题。
发明内容
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
本发明实施例提供一种移位处理的方法、装置、计算机存储介质及终端,能够提升移位运算的处理效率。
本发明实施例提供了一种移位处理的方法,包括:
对线性运算中涉及的一个或一个以上字,分别根据移位位数对字中包含的比特的移位运算进行分组;
对同一分组内的移位运算,选择其分组内的任一移位运算作为参考移位运算,对参考移位运算进行移位处理后,将该移位运算结果中字节的排序确定为字节参考排序;
对当前分组的移位运算,分别确定分组的参考移位运算的移位位数和剩余的各移位运算的移位位数的差值;
根据确定的分组的字节参考排序、及确定的各移位运算与参考移位运算的所述差值,确定各移位运算结果的字节排序;
将字节参考排序添加到预设的缓存寄存器中,以在确定各移位运算结果的字节排序时,从缓存寄存器中根据差值进行字节读取。
可选的,所述分别根据移位位数对字中包含的比特进行移位的移位运算进行分组之前,所述方法还包括:
将所述线性运算的加密数据,以字长为单位区分确定一个或以上所述字。
可选的,所述根据移位位数对字中包含的比特的移位运算进行分组包括:
对进行移位运算分组的字,对各所述移位运算的移位位数与字节比特数进行求余;
当移位方向相同时,将求余结果相同的移位运算划分为一分组;当移位方向不同时,将求余结果两两相加和为字节比特数的移位运算划分为一分组。
另一方面,本发明实施例还提供一种移位处理的装置,包括:分组单元、参考排序单元、确定单元和寄存器单元;其中,
分组单元用于:对线性运算中涉及的一个或一个以上字,分别根据移位位数对字中包含的比特的移位运算进行分组;
参考排序单元用于:对同一分组内的移位运算,选择其分组内的任一移位运算作为参考移位运算,对参考移位运算进行移位处理后,将该移位运算结果中字节的排序确定为字节参考排序;
确定单元用于:对当前分组的移位运算,分别确定分组的参考移位运算的移位位数和剩余的各移位运算的移位位数的差值;根据确定的分组的字节参考排序、及确定的各移位运算与参考移位运算的所述差值,确定各移位运算结果的字节排序;
寄存器单元用于:缓存字节参考排序,以在确定单元确定各移位运算结果的字节排序时,根据差值进行字节读取。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于大唐微电子技术有限公司,未经大唐微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201811467815.5/2.html,转载请声明来源钻瓜专利网。